摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第9-16页 |
1.1 课题背景及研究意义 | 第9-10页 |
1.2 频率合成技术的发展趋势 | 第10-14页 |
1.2.1 元器件的发展趋势 | 第10页 |
1.2.2 频率合成技术的发展趋势 | 第10-14页 |
1.3 频率合成器性能指标描述 | 第14-15页 |
1.4 本文研究的主要内容和结构安排 | 第15-16页 |
第二章 频率合成基本原理 | 第16-31页 |
2.1 引言 | 第16页 |
2.2 频率合成技术分类 | 第16-17页 |
2.2.1 直接频率合成 | 第16页 |
2.2.2 直接数字频率合成 | 第16-17页 |
2.2.3 间接频率合成 | 第17页 |
2.3 PLL 原理 | 第17-24页 |
2.3.1 PLL 基本组成 | 第18-24页 |
2.4 PLL 线性模型 | 第24-26页 |
2.4.1 线性化 | 第24-25页 |
2.4.2 PLL 传递函数 | 第25-26页 |
2.5 PLL 相位噪声分析 | 第26-30页 |
2.5.1 单环相位噪声分析 | 第26-28页 |
2.5.2 反馈支路中加入混频器的 PLL 相位噪声分析 | 第28-30页 |
2.6 本章小结 | 第30-31页 |
第三章 系统方案分析及设计 | 第31-38页 |
3.1 引言 | 第31页 |
3.2 系统方案分析 | 第31-37页 |
3.2.1 系统指标 | 第31-32页 |
3.2.2 系统指标分析 | 第32页 |
3.2.3 系统方案分析 | 第32-37页 |
3.3 本章小结 | 第37-38页 |
第四章 电路设计与实现 | 第38-69页 |
4.1 引言 | 第38页 |
4.2 参考源处理 | 第38-44页 |
4.2.1 电路方案分析 | 第38-41页 |
4.2.2 参考源电路设计 | 第41-44页 |
4.3 偏移源设计 | 第44-52页 |
4.3.1 取样脉冲锁相 | 第44-46页 |
4.3.2 取样脉冲锁相电路设计 | 第46-52页 |
4.4 合成环设计 | 第52-61页 |
4.4.1 合成环方案分析 | 第52-56页 |
4.4.2 合成环电路设计 | 第56-61页 |
4.5 系统联调及分析 | 第61-67页 |
4.5.1 系统工作流程 | 第61-63页 |
4.5.2 合成环环路调试 | 第63-67页 |
4.6 本章小结 | 第67-69页 |
第五章 结果分析 | 第69-72页 |
5.1 测试结果分析 | 第69-71页 |
5.2 本章小结 | 第71-72页 |
第六章 结论 | 第72-73页 |
6.1 本文的主要贡献 | 第72页 |
6.2 下一步工作的展望 | 第72-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-76页 |
攻硕期间取得的研究成果 | 第76-77页 |