北斗接收机抗干扰技术研究及硬件设计
摘要 | 第5-7页 |
Abstract | 第7-8页 |
1 绪论 | 第11-24页 |
1.1 引言 | 第11页 |
1.2 研究背景 | 第11-14页 |
1.3 北斗导航系统的发展历史 | 第14-19页 |
1.3.1 北斗一号双星定位系统 | 第14-16页 |
1.3.2 北斗二号卫星导航系统 | 第16-19页 |
1.4 导航系统抗干扰的技术 | 第19-22页 |
1.5 国内外的研究现状 | 第22-23页 |
1.6 论文结构 | 第23-24页 |
2 接收机抗干扰的设计方案 | 第24-29页 |
2.1 超外差式接收机系统结构 | 第24-26页 |
2.2 接收机面临的干扰形式 | 第26-27页 |
2.3 本文设计的抗干扰模块 | 第27-28页 |
2.4 本章小结 | 第28-29页 |
3 低噪声放大器的硬件电路设计 | 第29-40页 |
3.1 技术指标 | 第29-32页 |
3.1.1 功率增益 | 第29页 |
3.1.2 噪声系数 | 第29-30页 |
3.1.3 增益平坦度 | 第30-31页 |
3.1.4 放大器的稳定性 | 第31-32页 |
3.2 低噪声放大器电路设计与匹配电路 | 第32-39页 |
3.2.1 匹配电路 | 第32-33页 |
3.2.2 偏置电路选择 | 第33-34页 |
3.2.3 整体电路设计 | 第34-39页 |
3.3 本章小结 | 第39-40页 |
4 空时抗干扰算法及天线阵分析 | 第40-53页 |
4.1 空时模型的建立 | 第40-42页 |
4.2 天线阵列模型 | 第42-47页 |
4.3 仿真验证 | 第47-51页 |
4.4 本章小结 | 第51-53页 |
5 空时抗干扰算法的硬件设计 | 第53-65页 |
5.1 整体硬件设计架构 | 第53-55页 |
5.2 元件选型 | 第55-57页 |
5.3 空时抗干扰算法的软件实现 | 第57-60页 |
5.4 空时抗干扰算法的FPGA设计 | 第60-62页 |
5.5 空时抗干扰功能仿真 | 第62-63页 |
5.6 本章小结 | 第63-65页 |
6 总结 | 第65-67页 |
6.1 主要贡献 | 第65页 |
6.2 下一步的工作建议以及未来的研究方向 | 第65-67页 |
参考文献 | 第67-69页 |
致谢 | 第69-70页 |
个人简历 | 第70页 |
在学期间发表的学术论文与研究成果 | 第70页 |