高动态短猝发信号接收关键技术研究与FPGA实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-19页 |
1.1 研究背景及意义 | 第15页 |
1.2 国内外研究现状 | 第15-18页 |
1.3 论文结构安排 | 第18-19页 |
第二章 无线通信理论基础 | 第19-33页 |
2.1 猝发通信介绍 | 第19页 |
2.2 扩展频谱技术概述及其理论基础 | 第19-21页 |
2.3 信道编码技术概述及其理论基础 | 第21-25页 |
2.4 同步捕获理论概述和理论基础 | 第25-29页 |
2.5 脉冲成形技术概述及其理论基础 | 第29-31页 |
2.6 本章小结 | 第31-33页 |
第三章 系统方案设计与仿真 | 第33-53页 |
3.1 系统整体方案设计 | 第33页 |
3.2 发送端各部分方案设计与仿真结果分析 | 第33-37页 |
3.2.1 LDPC编码模块 | 第33-34页 |
3.2.2 差分编码模块 | 第34页 |
3.2.3 直接序列扩频模块 | 第34页 |
3.2.4 数据帧组帧模块 | 第34-36页 |
3.2.5 脉冲成形模块 | 第36-37页 |
3.3 接收端各部分方案设计与仿真结果分析 | 第37-51页 |
3.3.1 匹配滤波模块 | 第38-39页 |
3.3.2 同步捕获模块 | 第39-47页 |
3.3.3 获取数据模块 | 第47页 |
3.3.4 频偏纠正模块 | 第47-48页 |
3.3.5 解扩模块 | 第48-49页 |
3.3.6 解差分模块 | 第49页 |
3.3.7 LDPC译码模块 | 第49-51页 |
3.4 系统性能仿真测试 | 第51-52页 |
3.5 本章小结 | 第52-53页 |
第四章 系统FPGA设计与实现 | 第53-75页 |
4.1 系统硬件平台介绍 | 第53页 |
4.2 发送端FPGA设计与实现 | 第53-59页 |
4.2.1 LDPC编码模块 | 第53-55页 |
4.2.2 差分编码模块 | 第55-56页 |
4.2.3 直接序列扩频与组帧模块 | 第56-57页 |
4.2.4 脉冲成型模块 | 第57-59页 |
4.3 接收端FPGA设计与实现 | 第59-73页 |
4.3.1 匹配滤波模块 | 第59-60页 |
4.3.2 同步捕获模块 | 第60-66页 |
4.3.3 数据获取模块 | 第66-67页 |
4.3.4 频偏纠正模块 | 第67-68页 |
4.3.5 解扩频模块 | 第68-69页 |
4.3.6 解差分模块 | 第69-70页 |
4.3.7 LDPC译码模块 | 第70-73页 |
4.4 系统功能仿真与逻辑资源分析 | 第73-74页 |
4.5 本章小结 | 第74-75页 |
第五章 系统实际功能测试 | 第75-79页 |
5.1 基带闭环测试 | 第75页 |
5.2 噪声源加噪测试 | 第75-78页 |
5.3 外场拉距测试 | 第78页 |
5.4 本章小结 | 第78-79页 |
第六章 总结与展望 | 第79-81页 |
参考文献 | 第81-85页 |
致谢 | 第85-87页 |
作者简介 | 第87-88页 |