首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--频率合成技术、频率合成器论文

频率综合器关键模块的研究与设计

摘要第5-6页
Abstract第6页
第1章 绪论第9-13页
    1.1 课题背景与意义第9-10页
    1.2 国内外研究现状第10-11页
    1.3 研究内容与设计指标第11页
        1.3.1 研究内容第11页
        1.3.2 设计指标第11页
    1.4 论文组织第11-13页
第2章 锁相环频率综合器的理论基础第13-19页
    2.1 锁相环频率综合器概述第13-14页
    2.2 电荷泵锁相环频率综合器的线性相位模型第14-16页
    2.3 锁相环频率综合器的噪声模型第16-18页
    2.4 本章小结第18-19页
第3章 鉴频鉴相器和电荷泵的设计第19-43页
    3.1 鉴频鉴相器的基本原理第19-20页
    3.2 电荷泵的基本原理第20-21页
    3.3 PFD-CP电路的鉴相特性第21-22页
    3.4 PFD-CP电路的非理想特性第22-29页
        3.4.1 鉴频鉴相器的第四态第22-23页
        3.4.2 PFD-CP的鉴相死区第23-25页
        3.4.3 鉴频鉴相器的边沿丢失现象(鉴相盲区)第25-26页
        3.4.4 电荷泵的漏电流第26页
        3.4.5 电荷泵的的失配第26-28页
        3.4.6 电荷泵的开关误差第28-29页
    3.5 应用于超外差接收机中频率综合器中的PFD-CP电路设计第29-41页
        3.5.1 鉴频鉴相器的设计第29-33页
        3.5.2 电荷泵的设计第33-35页
        3.5.3 鉴频鉴相器和电荷泵电路的测试第35-41页
    3.6 本章小结第41-43页
第4章 压控振荡器的设计第43-65页
    4.1 压控振荡器概述第43-48页
        4.1.1 环形压控振荡器第44-46页
        4.1.2 电感电容压控振荡器第46-48页
    4.2 压控振荡器的数学模型第48-49页
    4.3 压控振荡器的相位噪声第49-50页
    4.4 应用于DRM接收机的LC VCO的设计第50-64页
        4.4.1 应用于DRM接收机的LC-VCO的电路设计第50-56页
        4.4.2 应用于DRM接收机的LC-VCO的前仿真结果第56-59页
        4.4.3 应用于DRM接收机的LC-VCO的版图和后仿真结果第59-64页
    4.5 本章小结第64-65页
第5章 环路分频器的设计第65-85页
    5.1 基于触发器的数字分频器的理论基础第65-70页
        5.1.1 CMOS动态触发器第66-67页
        5.1.2 CMOS静态触发器第67-68页
        5.1.3 基于源极賴合逻辑(SCL)的触发器和二分频器第68-70页
    5.2 基于吞咽脉冲计数器的可编程分频器结构第70-74页
        5.2.1 基于状态机的双模分频器结构第71-72页
        5.2.2 吞咽计数器的原理第72-73页
        5.2.3 脉冲计数器的原理第73-74页
    5.3 应用于DRM接收机整数型频率综合器的环路分频器设计第74-83页
        5.3.1 32/33双模分频器的设计第74-78页
        5.3.2 吞咽计数器和脉冲计数器的结构设计第78-80页
        5.3.3 应用于DRM接收机频率综合器的环路分频器的仿真第80-83页
    5.4 本章小结第83-85页
第6章 总结与展望第85-87页
    6.1 总结第85页
    6.2 展望第85-87页
参考文献第87-89页
致谢第89页

论文共89页,点击 下载论文
上一篇:船舶航速优化节能性研究
下一篇:近海石油平台支援船(OSV)航行计划优化研究