FPGA核心电路CLB的设计与研究
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-11页 |
| 缩略语对照表 | 第11-14页 |
| 第一章 绪论 | 第14-20页 |
| ·项目背景和选题缘由 | 第14-18页 |
| ·全球FPGA全球发展现状以及发展方向 | 第14-16页 |
| ·国产FPGA的发展现状以及需要解决的问题 | 第16-18页 |
| ·选题缘由 | 第18页 |
| ·论文的主要研究思路和研究方法 | 第18-20页 |
| 第二章 FPGA/CPLD技术分析 | 第20-28页 |
| ·可编程逻辑设计技术简介 | 第20-22页 |
| ·可编程技术发展简史 | 第20-21页 |
| ·可编程逻辑器件的分类 | 第21-22页 |
| ·FPGA/CPLD的基本结构 | 第22-27页 |
| ·FPGA的分类 | 第22-23页 |
| ·FPGA的基本结构 | 第23-25页 |
| ·CPLD的基本结构 | 第25-26页 |
| ·FPGA和CPLD的比较 | 第26-27页 |
| ·本章小结 | 第27-28页 |
| 第三章 CLB电路设计 | 第28-54页 |
| ·PFU架构设计 | 第28-32页 |
| ·PFU顶层设计 | 第28-29页 |
| ·Slice结构分类设计 | 第29页 |
| ·Slice工作模式设计 | 第29-30页 |
| ·PFU外部端口设计 | 第30-32页 |
| ·Slice顶层结构的设计 | 第32-35页 |
| ·Slice逻辑模式的设计 | 第35页 |
| ·Slice传播模式的设计 | 第35-45页 |
| ·加法器的设计 | 第37-40页 |
| ·减法器的设计 | 第40页 |
| ·上行计数器的设计 | 第40-41页 |
| ·下行计数器的设计 | 第41-43页 |
| ·数值比较器的设计 | 第43页 |
| ·乘法器的设计 | 第43-45页 |
| ·存储器模式的设计 | 第45-48页 |
| ·单双口RAM的设计 | 第45-47页 |
| ·Slice内部寄存器设计 | 第47-48页 |
| ·Routing(布线池)的设计 | 第48-52页 |
| ·几种Routing结构介绍 | 第49-52页 |
| ·本项目Routing结构的设计 | 第52页 |
| ·本章小结 | 第52-54页 |
| 第四章 CLB仿真设计 | 第54-78页 |
| ·PFU功能仿真设计 | 第54-66页 |
| ·PFU的验证方法设计 | 第54-55页 |
| ·PFU的验证平台设计 | 第55-56页 |
| ·PFU的验证结果及分析 | 第56-66页 |
| ·验证总结 | 第66页 |
| ·PFU的性能仿真设计 | 第66-77页 |
| ·仿真环境 | 第66页 |
| ·仿真平台结构设计 | 第66-67页 |
| ·仿真结果及分析 | 第67-76页 |
| ·仿真总结 | 第76-77页 |
| ·本章小结 | 第77-78页 |
| 第五章 结论和展望 | 第78-80页 |
| ·结论 | 第78-79页 |
| ·展望 | 第79-80页 |
| 参考文献 | 第80-82页 |
| 致谢 | 第82-84页 |
| 作者简介 | 第84页 |