FPGA中JTAG控制器的设计与仿真
摘要 | 第1-7页 |
ABSTRACT | 第7-12页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-17页 |
第一章 绪论 | 第17-25页 |
·概述 | 第17-21页 |
·FPGA概述 | 第17-18页 |
·FPGA的发展历史与现状 | 第18-20页 |
·JTAG的产生背景 | 第20页 |
·JTAG技术的研究现状 | 第20-21页 |
·课题提出的背景及意义 | 第21-22页 |
·论文主要内容和章节安排 | 第22-25页 |
第二章 JTAG模块的硬件组成结构 | 第25-35页 |
·JTAG技术的基本原理 | 第25-27页 |
·JTAG模块的硬件结构 | 第27-33页 |
·测试存取端口(TAP) | 第28-29页 |
·TAP控制器 | 第29-30页 |
·指令寄存器 | 第30-31页 |
·测试数据寄存器 | 第31-33页 |
·本章小结 | 第33-35页 |
第三章 RTL级JTAG控制器设计 | 第35-59页 |
·JTAG控制器的顶层结构 | 第35-37页 |
·顶层模块I/O端口的设计 | 第37-39页 |
·状态控制器的设计 | 第39-47页 |
·TAP控制器模块的设计 | 第40-44页 |
·ISP状态机模块的设计 | 第44-47页 |
·指令寄存器和指令译码器的设计 | 第47-49页 |
·JTAG控制器指令集 | 第49-54页 |
·JTAG公用指令 | 第49-53页 |
·专用指令 | 第53-54页 |
·数据寄存器的设计 | 第54-57页 |
·旁路寄存器的设计 | 第54-55页 |
·器件标识寄存器的设计 | 第55-57页 |
·本章小结 | 第57-59页 |
第四章 JTAG控制器功能仿真 | 第59-71页 |
·仿真平台的搭建 | 第59-60页 |
·状态控制模块功能仿真 | 第60-64页 |
·TAP控制器模块功能仿真 | 第60-62页 |
·ISP状态机模块功能仿真 | 第62-64页 |
·指令寄存器和指令译码器模块功能仿真 | 第64-66页 |
·指令寄存器模块功能仿真 | 第64-66页 |
·指令译码器模块功能仿真 | 第66页 |
·旁路寄存器和器件标识寄存器模块功能仿真 | 第66-68页 |
·旁路寄存器模块功能仿真 | 第66-68页 |
·器件标识寄存器模块功能仿真 | 第68页 |
·JTAG控制器顶层模块功能仿真 | 第68-69页 |
·本章小结 | 第69-71页 |
第五章 JTAG控制器时序参数仿真与后端实现 | 第71-87页 |
·时序参数仿真的方法 | 第71-74页 |
·传播延时的仿真方法 | 第71-72页 |
·建立时间的仿真方法 | 第72-73页 |
·保持时间的仿真方法 | 第73-74页 |
·仿真电路搭建和仿真结果分析 | 第74-81页 |
·TDI信号建立时间的仿真 | 第75-76页 |
·TDO信号传播延时的仿真 | 第76-78页 |
·shift模式下建立时间的仿真 | 第78-79页 |
·shift模式下保持时间的仿真 | 第79-81页 |
·update模式下传播延时的仿真 | 第81页 |
·JTAG控制器版图设计 | 第81-84页 |
·版图设计方法 | 第81-82页 |
·版图实现 | 第82-83页 |
·版图验证和后仿真 | 第83-84页 |
·芯片级功能测试 | 第84-85页 |
·本章小结 | 第85-87页 |
第六章 总结和展望 | 第87-89页 |
·工作总结 | 第87-88页 |
·项目展望 | 第88-89页 |
参考文献 | 第89-91页 |
致谢 | 第91-93页 |
作者简介 | 第93-95页 |
附录A | 第95-101页 |
附录B | 第101-103页 |
附录C | 第103-105页 |
附录D | 第105-107页 |
附录E | 第107-109页 |
附录F | 第109-111页 |
附录G | 第111-115页 |
附录H | 第115-117页 |