首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

FPGA中JTAG控制器的设计与仿真

摘要第1-7页
ABSTRACT第7-12页
符号对照表第12-13页
缩略语对照表第13-17页
第一章 绪论第17-25页
   ·概述第17-21页
     ·FPGA概述第17-18页
     ·FPGA的发展历史与现状第18-20页
     ·JTAG的产生背景第20页
     ·JTAG技术的研究现状第20-21页
   ·课题提出的背景及意义第21-22页
   ·论文主要内容和章节安排第22-25页
第二章 JTAG模块的硬件组成结构第25-35页
   ·JTAG技术的基本原理第25-27页
   ·JTAG模块的硬件结构第27-33页
     ·测试存取端口(TAP)第28-29页
     ·TAP控制器第29-30页
     ·指令寄存器第30-31页
     ·测试数据寄存器第31-33页
   ·本章小结第33-35页
第三章 RTL级JTAG控制器设计第35-59页
   ·JTAG控制器的顶层结构第35-37页
   ·顶层模块I/O端口的设计第37-39页
   ·状态控制器的设计第39-47页
     ·TAP控制器模块的设计第40-44页
     ·ISP状态机模块的设计第44-47页
   ·指令寄存器和指令译码器的设计第47-49页
   ·JTAG控制器指令集第49-54页
     ·JTAG公用指令第49-53页
     ·专用指令第53-54页
   ·数据寄存器的设计第54-57页
     ·旁路寄存器的设计第54-55页
     ·器件标识寄存器的设计第55-57页
   ·本章小结第57-59页
第四章 JTAG控制器功能仿真第59-71页
   ·仿真平台的搭建第59-60页
   ·状态控制模块功能仿真第60-64页
     ·TAP控制器模块功能仿真第60-62页
     ·ISP状态机模块功能仿真第62-64页
   ·指令寄存器和指令译码器模块功能仿真第64-66页
     ·指令寄存器模块功能仿真第64-66页
     ·指令译码器模块功能仿真第66页
   ·旁路寄存器和器件标识寄存器模块功能仿真第66-68页
     ·旁路寄存器模块功能仿真第66-68页
     ·器件标识寄存器模块功能仿真第68页
   ·JTAG控制器顶层模块功能仿真第68-69页
   ·本章小结第69-71页
第五章 JTAG控制器时序参数仿真与后端实现第71-87页
   ·时序参数仿真的方法第71-74页
     ·传播延时的仿真方法第71-72页
     ·建立时间的仿真方法第72-73页
     ·保持时间的仿真方法第73-74页
   ·仿真电路搭建和仿真结果分析第74-81页
     ·TDI信号建立时间的仿真第75-76页
     ·TDO信号传播延时的仿真第76-78页
     ·shift模式下建立时间的仿真第78-79页
     ·shift模式下保持时间的仿真第79-81页
     ·update模式下传播延时的仿真第81页
   ·JTAG控制器版图设计第81-84页
     ·版图设计方法第81-82页
     ·版图实现第82-83页
     ·版图验证和后仿真第83-84页
   ·芯片级功能测试第84-85页
   ·本章小结第85-87页
第六章 总结和展望第87-89页
   ·工作总结第87-88页
   ·项目展望第88-89页
参考文献第89-91页
致谢第91-93页
作者简介第93-95页
附录A第95-101页
附录B第101-103页
附录C第103-105页
附录D第105-107页
附录E第107-109页
附录F第109-111页
附录G第111-115页
附录H第115-117页

论文共117页,点击 下载论文
上一篇:应用于FPGA的锁相环设计研究
下一篇:FPGA核心电路CLB的设计与研究