多波束成像声纳系统硬件平台设计与实现
摘要 | 第1-5页 |
ABSTRACT | 第5-16页 |
第一章 绪论 | 第16-22页 |
·研究背景及意义 | 第16-17页 |
·国内外研究概况 | 第17-20页 |
·成像声纳研究现状 | 第17-19页 |
·设计技术难点分析 | 第19-20页 |
·主要研究内容及成果 | 第20-21页 |
·主要研究内容 | 第20页 |
·主要研究成果 | 第20-21页 |
·全文架构 | 第21-22页 |
第二章 多波束成像声纳工作原理及系统构成 | 第22-29页 |
·引言 | 第22页 |
·多波束成像声纳工作原理 | 第22-24页 |
·系统平台设计方案 | 第24-28页 |
·硬件架构设计 | 第24-25页 |
·硬件模块化设计 | 第25-26页 |
·模块间接口设计 | 第26-28页 |
·本章小结 | 第28-29页 |
第三章 多通道信号调理采集模块设计 | 第29-49页 |
·引言 | 第29页 |
·调理板放大电路设计 | 第29-38页 |
·设计指标论证 | 第30-32页 |
·前置放大电路实现 | 第32-35页 |
·TVG/AGC 电路实现 | 第35-38页 |
·带通滤波器电路设计 | 第38-42页 |
·设计指标论证 | 第38-39页 |
·带通滤波器电路实现 | 第39-42页 |
·A/D 采集电路设计 | 第42-46页 |
·设计指标论证 | 第42页 |
·A/D 采集电路实现 | 第42-44页 |
·与 FPGA 的接口设计 | 第44-46页 |
·通道不一致性分析 | 第46-47页 |
·本章小结 | 第47-49页 |
第四章 基于 FPGA 的数字信号处理模块设计 | 第49-62页 |
·引言 | 第49-50页 |
·数据处理及波束形成模块设计 | 第50-54页 |
·设计论证 | 第50页 |
·处理器 I/O 端口分配设计 | 第50-52页 |
·启动配置模块设计 | 第52-54页 |
·数据传输与控制模块设计 | 第54-61页 |
·设计论证 | 第54页 |
·处理器配置模块设计 | 第54-55页 |
·FLASH 存储器模块设计 | 第55-56页 |
·DDR2 存储器模块设计 | 第56-58页 |
·以太网接口模块设计 | 第58-59页 |
·时钟分发模块设计 | 第59-61页 |
·本章小结 | 第61-62页 |
第五章 系统电源模块设计 | 第62-78页 |
·引言 | 第62页 |
·系统电源网络 | 第62-64页 |
·系统电源板设计 | 第64-73页 |
·电源板指标论证 | 第64-69页 |
·电源板电路实现 | 第69-71页 |
·电源板调试 | 第71-73页 |
·接收机板载电源设计 | 第73-77页 |
·开关电源模块设计 | 第74-75页 |
·LDO 线性稳压电源模块设计 | 第75-77页 |
·本章小结 | 第77-78页 |
第六章 系统 PCB 设计与实现 | 第78-89页 |
·引言 | 第78页 |
·PCB 结构设计 | 第78-83页 |
·版面结构设计 | 第78-79页 |
·器件布局设计 | 第79-82页 |
·层叠结构设计 | 第82-83页 |
·PCB 布线设计 | 第83-87页 |
·多通道调理采集模块布线设计 | 第84-85页 |
·DDR2 存储器模块布线设计 | 第85-86页 |
·以太网电路模块布线设计 | 第86页 |
·其它电路模块布线设计 | 第86-87页 |
·PCB 设计图样 | 第87-88页 |
·本章小结 | 第88-89页 |
第七章 系统调试及结果分析 | 第89-102页 |
·引言 | 第89-90页 |
·测试系统设计 | 第90页 |
·各分模块硬件测试 | 第90-100页 |
·信号调理模块噪声性能测试 | 第91-92页 |
·信号调理模块增益测试 | 第92-94页 |
·A/D 采集测试 | 第94-96页 |
·多通道幅相一致性测试 | 第96页 |
·波束形成测试 | 第96-97页 |
·以太网收发模块测试 | 第97页 |
·系统电源纹波及功耗测试 | 第97-100页 |
·系统水下测试及结果分析 | 第100-101页 |
·本章小结 | 第101-102页 |
第八章 总结与展望 | 第102-104页 |
·全文总结 | 第102页 |
·研究展望 | 第102-104页 |
参考文献 | 第104-108页 |
致谢 | 第108-110页 |
在学期间的研究成果及发表的学术论文 | 第110页 |