| 摘要 | 第1-9页 |
| Abstract | 第9-11页 |
| 第一章 绪论 | 第11-18页 |
| ·课题研究背景 | 第11-13页 |
| ·国内外研究现状 | 第13-15页 |
| ·本文主要工作 | 第15-17页 |
| ·本文组织结构 | 第17-18页 |
| 第二章 层次化物理设计物理划分 | 第18-24页 |
| ·模块划分依据 | 第18-19页 |
| ·物理划分数据准备 | 第19-20页 |
| ·物理划分依据 | 第20-22页 |
| ·本章小结 | 第22-24页 |
| 第三章 子模块间端口时序分析算法 | 第24-40页 |
| ·算法简介 | 第24-25页 |
| ·算法实现 | 第25-35页 |
| ·端口时钟偏差处理 | 第35-39页 |
| ·本章小结 | 第39-40页 |
| 第四章 子模块内部的端口时序优化 | 第40-58页 |
| ·寄存器拉到端口的算法实现 | 第40-46页 |
| ·预布单元的算法实现 | 第46-51页 |
| ·有用偏差的应用 | 第51-53页 |
| ·特殊走线的优化方法 | 第53-56页 |
| ·优化方法比较及小结 | 第56-58页 |
| 第五章 结束语 | 第58-60页 |
| ·本文工作总结 | 第58页 |
| ·未来工作展望 | 第58-60页 |
| 致谢 | 第60-62页 |
| 参考文献 | 第62-66页 |
| 作者在学期间取得的学术成果 | 第66页 |