首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--一般性问题论文--设计论文

层次化物理设计模块端口时序的分析与优化

摘要第1-9页
Abstract第9-11页
第一章 绪论第11-18页
   ·课题研究背景第11-13页
   ·国内外研究现状第13-15页
   ·本文主要工作第15-17页
   ·本文组织结构第17-18页
第二章 层次化物理设计物理划分第18-24页
   ·模块划分依据第18-19页
   ·物理划分数据准备第19-20页
   ·物理划分依据第20-22页
   ·本章小结第22-24页
第三章 子模块间端口时序分析算法第24-40页
   ·算法简介第24-25页
   ·算法实现第25-35页
   ·端口时钟偏差处理第35-39页
   ·本章小结第39-40页
第四章 子模块内部的端口时序优化第40-58页
   ·寄存器拉到端口的算法实现第40-46页
   ·预布单元的算法实现第46-51页
   ·有用偏差的应用第51-53页
   ·特殊走线的优化方法第53-56页
   ·优化方法比较及小结第56-58页
第五章 结束语第58-60页
   ·本文工作总结第58页
   ·未来工作展望第58-60页
致谢第60-62页
参考文献第62-66页
作者在学期间取得的学术成果第66页

论文共66页,点击 下载论文
上一篇:S波段可调谐轴向输出相对论磁控管的研究
下一篇:甘油介质级联Blumlein型脉冲形成线的研究