双处理器SVC控制器设计及其10kV并网控制
摘要 | 第1-6页 |
Abstract | 第6-12页 |
第1章 绪论 | 第12-18页 |
·研究的背景和意义 | 第12-13页 |
·无功补偿的原理、作用及补偿装置 | 第13-15页 |
·TCR+FC型SVC的补偿原理 | 第15-16页 |
·本文主要工作与章节安排 | 第16-18页 |
第2章 SVC控制器系统设计 | 第18-26页 |
·SVC的控制方法 | 第18-22页 |
·TCR基本原理 | 第18-20页 |
·三相不平衡负载的补偿方法研究 | 第20-22页 |
·SVC控制系统的总体结构设计 | 第22-23页 |
·SVC系统结构 | 第22页 |
·SVC控制系统总体结构设计 | 第22-23页 |
·SVC控制系统主控模块设计 | 第23-24页 |
·SVC控制系统数据处理模块设计 | 第24页 |
·SVC控制系统上位机监控模块 | 第24-25页 |
·SVC控制系统通信设计 | 第25页 |
·本章小结 | 第25-26页 |
第3章 SVC控制系统主控模块硬件设计 | 第26-48页 |
·主控模块原理框图 | 第26-27页 |
·主控模块最小系统设计 | 第27-31页 |
·主控模块的电源及晶振设计 | 第27-29页 |
·主控模块的复位、看门狗及掉电检测设计 | 第29-31页 |
·主控模块的编址与译码实现 | 第31-36页 |
·80C196KC的总线控制 | 第31-33页 |
·主控模块的编址 | 第33-35页 |
·主控模块的译码 | 第35-36页 |
·主控模块人机接口设计 | 第36-39页 |
·键盘设计 | 第37-38页 |
·液晶设计 | 第38-39页 |
·主控模块通信系统设计 | 第39-41页 |
·MCU与DSP通信硬件设计 | 第40-41页 |
·MCU与上位机通信硬件设计 | 第41页 |
·系统抗干扰设计 | 第41-43页 |
·抑制干扰源 | 第41-42页 |
·切断干扰传播途径 | 第42页 |
·提高敏感器件的抗干扰性能 | 第42-43页 |
·主控模块硬件测试及结果分析 | 第43-47页 |
·电源供电测试结果及分析 | 第44页 |
·最小系统测试结果及分析 | 第44-45页 |
·译码电路测试结果及分析 | 第45-46页 |
·外设功能测试结果及分析 | 第46-47页 |
·主控系统功能测试结果及分析 | 第47页 |
·本章小结 | 第47-48页 |
第4章 SVC控制系统主控模块软件设计 | 第48-66页 |
·程序模块划分与前后台式调用机制 | 第48-53页 |
·主控系统程序流程设计 | 第48-49页 |
·主控系统程序模块划分 | 第49-52页 |
·前后台式程序调用机制 | 第52-53页 |
·典型底层功能模块编程实现 | 第53-63页 |
·80C196KC的C语言概述 | 第54页 |
·按键驱动程序设计与实现 | 第54-56页 |
·液晶显示驱动程序设计与实现 | 第56-58页 |
·MCU与DSP通信协议与编程实现 | 第58-61页 |
·MCU与上位机通信协议与编程实现 | 第61-63页 |
·主控模块软件测试及结果分析 | 第63-65页 |
·系统开机测试及结果分析 | 第63-64页 |
·手动运行测试及结果分析 | 第64-65页 |
·自动运行测试及结果分析 | 第65页 |
·主控模块软件测试现状及结论 | 第65页 |
·本章小结 | 第65-66页 |
第5章 SVC并网控制 | 第66-80页 |
·SVC并网控制方式研究 | 第66-70页 |
·SVC平衡控制方式 | 第66-67页 |
·SVC不平衡控制方式 | 第67-70页 |
·SVC控制器设计 | 第70-72页 |
·TCR数学模型分析 | 第70-71页 |
·调节器设计 | 第71-72页 |
·SVC并网控制的MATLAB仿真 | 第72-79页 |
·仿真环境简介 | 第72-73页 |
·SVC并网控制仿真模型的搭建 | 第73-77页 |
·仿真结果及分析 | 第77-79页 |
·本章小结 | 第79-80页 |
第6章 工作总结与展望 | 第80-82页 |
·工作总结 | 第80-81页 |
·后续工作及展望 | 第81-82页 |
参考文献 | 第82-86页 |
致谢 | 第86-87页 |
攻读硕士期间所做工作 | 第87页 |