应用于3.2Gbps SATA的再驱动电路的研究和实现
| 摘要 | 第1-3页 |
| Abstract | 第3-7页 |
| 第1章 概述 | 第7-12页 |
| ·研究背景 | 第7-8页 |
| ·均衡技术 | 第8-9页 |
| ·国内外均衡器的发展 | 第9-10页 |
| ·论文主要工作和组织安排 | 第10-12页 |
| 第2章 传输线衰减特性 | 第12-17页 |
| ·引言 | 第12页 |
| ·影响传输质量的主要因素 | 第12-13页 |
| ·趋肤效应 | 第12-13页 |
| ·介质损耗 | 第13页 |
| ·噪声 | 第13页 |
| ·一般传输损耗特性 | 第13-15页 |
| ·SATA传输线模型 | 第15-17页 |
| 第3章 宽频技术 | 第17-29页 |
| ·引言 | 第17页 |
| ·Capacitive Degeneration | 第17-21页 |
| ·Cherry-Hopper运放 | 第21-25页 |
| ·其他宽频技术 | 第25-28页 |
| ·Inductive Peaking | 第25-26页 |
| ·f_Υ Doublers | 第26-28页 |
| ·宽频技术的应用 | 第28-29页 |
| 第4章 3.2Gbps SATA再驱动电路 | 第29-59页 |
| ·总体架构 | 第29-30页 |
| ·控均衡器 | 第30-34页 |
| ·Limiter | 第34-42页 |
| ·级联问题 | 第35-38页 |
| ·Limiter的电路结构 | 第38-40页 |
| ·电压漂移消除电路 | 第40-42页 |
| ·其他电路 | 第42-48页 |
| ·信号检测电路 | 第42-44页 |
| ·带隙基准电路 | 第44-48页 |
| ·版图设计 | 第48-51页 |
| ·芯片测试 | 第51-59页 |
| 第5章 自适应均衡器 | 第59-75页 |
| ·引言 | 第59页 |
| ·自适应均衡器系统结构 | 第59-61页 |
| ·双环自适应均衡器研究和设计 | 第61-62页 |
| ·具体电路实现 | 第62-71页 |
| ·连续可调均衡器 | 第62-65页 |
| ·Slicer | 第65-69页 |
| ·Rectifier和误差运放 | 第69-71页 |
| ·HPF | 第71页 |
| ·环路仿真结果与版图设计 | 第71-75页 |
| 第6章 总结和展望 | 第75-76页 |
| 参考文献 | 第76-78页 |
| 致谢 | 第78-79页 |