首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

专用指令集安全处理器设计与实现

摘要第1-5页
ABSTRACT第5-6页
第一章 引言第6-16页
   ·密码学概论第6-11页
     ·对称密钥密码学第7-10页
     ·公钥密码学第10-11页
   ·嵌入式处理器的研究与进展第11-14页
     ·通用嵌入式处理器第13-14页
     ·专用嵌入式处理器第14页
   ·本文研究目标与研究内容第14-15页
   ·论文的内容和章节安排第15-16页
第二章 专用指令集安全处理器体系结构设计第16-28页
   ·处理器体系结构概论第16-21页
     ·CISC和RISC指令集第16-17页
     ·冯·诺依曼和哈佛结构第17-20页
     ·五级经典流水线结构第20-21页
   ·专用指令集安全处理器总体架构设计第21-27页
     ·寄存器堆改进第22-23页
     ·流水线冲突解决机制第23-25页
     ·异常控制逻辑设计第25-27页
   ·本章小结第27-28页
第三章 安全处理器密码运算单元设计与集成第28-54页
   ·密码算法简述第28-39页
     ·RSA算法简介第30-31页
     ·AES算法简介第31-37页
     ·SHA-1算法简介第37-39页
   ·低成本、高性能的MONTGOMERY算法实现方法第39-44页
     ·Scalable Montgomery算法第39-41页
     ·Scalable Montgomery算法硬件实现第41-44页
   ·低成本的AES算法实现方法第44-52页
     ·AES算法硬件实现简介第44-47页
     ·低成本AES算法流程第47-49页
     ·低成本AES算法硬件实现第49-52页
   ·SHA-1硬件实现第52-53页
   ·本章小结第53-54页
第四章 处理器指令集设计及密码算法软件实现第54-62页
   ·专用指令集简介第54-56页
   ·密码算法软件实现第56-61页
     ·RSA算法软件实现第56-58页
     ·AES算法软件实现第58-60页
     ·SHA-1算法软件实现第60-61页
   ·指令集扩展方法研究第61页
   ·本章小结第61-62页
第五章 安全处理器芯片AEGIS的功能验证与性能测试第62-73页
   ·SOC硬件测试平台设计第62-65页
     ·SoC硬件架构概述第62-64页
     ·AMBA~(TM)总线简介第64-65页
   ·软件测试平台设计第65-67页
     ·桌面软件简介第65-67页
     ·测试程序设计第67页
   ·FPGA验证第67-68页
   ·芯片测试第68-72页
     ·测试环境第68-69页
     ·RSA功能验证及性能测试第69-70页
     ·AES功能验证及性能测试第70-71页
     ·SHA-1功能验证及性能测试第71页
     ·USB2.0功能测试第71-72页
     ·SoC芯片的功耗第72页
   ·本章小结第72-73页
第六章 总结与展望第73-75页
参考文献第75-77页
硕士学习期间录用和发表的学术论文第77-78页
致谢第78-79页

论文共79页,点击 下载论文
上一篇:应用于3.2Gbps SATA的再驱动电路的研究和实现
下一篇:时滞不确定性随机双向联想记忆神经网络的稳定性