| 摘要 | 第1-5页 |
| ABSTRACT | 第5-6页 |
| 第一章 引言 | 第6-16页 |
| ·密码学概论 | 第6-11页 |
| ·对称密钥密码学 | 第7-10页 |
| ·公钥密码学 | 第10-11页 |
| ·嵌入式处理器的研究与进展 | 第11-14页 |
| ·通用嵌入式处理器 | 第13-14页 |
| ·专用嵌入式处理器 | 第14页 |
| ·本文研究目标与研究内容 | 第14-15页 |
| ·论文的内容和章节安排 | 第15-16页 |
| 第二章 专用指令集安全处理器体系结构设计 | 第16-28页 |
| ·处理器体系结构概论 | 第16-21页 |
| ·CISC和RISC指令集 | 第16-17页 |
| ·冯·诺依曼和哈佛结构 | 第17-20页 |
| ·五级经典流水线结构 | 第20-21页 |
| ·专用指令集安全处理器总体架构设计 | 第21-27页 |
| ·寄存器堆改进 | 第22-23页 |
| ·流水线冲突解决机制 | 第23-25页 |
| ·异常控制逻辑设计 | 第25-27页 |
| ·本章小结 | 第27-28页 |
| 第三章 安全处理器密码运算单元设计与集成 | 第28-54页 |
| ·密码算法简述 | 第28-39页 |
| ·RSA算法简介 | 第30-31页 |
| ·AES算法简介 | 第31-37页 |
| ·SHA-1算法简介 | 第37-39页 |
| ·低成本、高性能的MONTGOMERY算法实现方法 | 第39-44页 |
| ·Scalable Montgomery算法 | 第39-41页 |
| ·Scalable Montgomery算法硬件实现 | 第41-44页 |
| ·低成本的AES算法实现方法 | 第44-52页 |
| ·AES算法硬件实现简介 | 第44-47页 |
| ·低成本AES算法流程 | 第47-49页 |
| ·低成本AES算法硬件实现 | 第49-52页 |
| ·SHA-1硬件实现 | 第52-53页 |
| ·本章小结 | 第53-54页 |
| 第四章 处理器指令集设计及密码算法软件实现 | 第54-62页 |
| ·专用指令集简介 | 第54-56页 |
| ·密码算法软件实现 | 第56-61页 |
| ·RSA算法软件实现 | 第56-58页 |
| ·AES算法软件实现 | 第58-60页 |
| ·SHA-1算法软件实现 | 第60-61页 |
| ·指令集扩展方法研究 | 第61页 |
| ·本章小结 | 第61-62页 |
| 第五章 安全处理器芯片AEGIS的功能验证与性能测试 | 第62-73页 |
| ·SOC硬件测试平台设计 | 第62-65页 |
| ·SoC硬件架构概述 | 第62-64页 |
| ·AMBA~(TM)总线简介 | 第64-65页 |
| ·软件测试平台设计 | 第65-67页 |
| ·桌面软件简介 | 第65-67页 |
| ·测试程序设计 | 第67页 |
| ·FPGA验证 | 第67-68页 |
| ·芯片测试 | 第68-72页 |
| ·测试环境 | 第68-69页 |
| ·RSA功能验证及性能测试 | 第69-70页 |
| ·AES功能验证及性能测试 | 第70-71页 |
| ·SHA-1功能验证及性能测试 | 第71页 |
| ·USB2.0功能测试 | 第71-72页 |
| ·SoC芯片的功耗 | 第72页 |
| ·本章小结 | 第72-73页 |
| 第六章 总结与展望 | 第73-75页 |
| 参考文献 | 第75-77页 |
| 硕士学习期间录用和发表的学术论文 | 第77-78页 |
| 致谢 | 第78-79页 |