首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

YHFT-DSPX片内存储器的设计与实现

摘要第1-10页
Abstract第10-11页
第一章 绪论第11-16页
   ·数字信号处理器概述第11-13页
     ·DSP 芯片特点第11-12页
     ·DSP 芯片发展现状第12-13页
   ·课题研究背景及意义第13-14页
   ·本课题研究内容第14页
   ·本文的组织结构第14-16页
第二章 YHFT-DSPX 片内存储器结构第16-30页
   ·YHFT-DSPX 体系结构第16页
   ·YHFT-DSPX 片内存储体系结构第16-26页
     ·片内存储控制器功能概述第17-23页
     ·片内存储器的基本结构第23-26页
   ·取指流水线设计第26-29页
     ·指令流水线第26-27页
     ·访问指令cache 取指过程第27-28页
     ·访问非指令cache 取指过程第28-29页
   ·本章小结第29-30页
第三章 YHFT-DSPX 片内存储器逻辑实现第30-56页
   ·YHFT-DSPX 片内程序存储器设计第30-44页
     ·IPM 与取指部件接口模块设计第31-35页
     ·IPM 访问控制模块设计第35-38页
     ·IPM 与DMA 接口模块设计第38-41页
     ·IPM 与EMIF 接口模块设计第41-44页
   ·YHFT-DSPX 片内数据存储器设计第44-55页
     ·数据请求与返回模块设计第44-45页
     ·数据存储器仲裁模块设计第45-49页
     ·IDM 与EMIF 接口模块设计第49-52页
     ·IDM 与外设接口模块设计第52-54页
     ·IDM 与DMA 接口模块设计第54-55页
   ·本章小结第55-56页
第四章 片内存储器功能验证与仿真第56-68页
   ·数字前端验证方法第56-58页
     ·软件模拟验证第56页
     ·硬件仿真验证第56-57页
     ·形式方法验证第57-58页
   ·系统级IPM 与IDM 部件功能验证第58-63页
   ·系统级IPM 与IDM 功能验证结果第63页
   ·FPGA 仿真的功能验证第63-67页
     ·FPGA 仿真的验证平台第64-65页
     ·基于FPGA 平台的片内存储器验证第65-66页
     ·基于FPGA 片内存储器验证结果第66-67页
   ·本章小结第67-68页
第五章 片内存储器逻辑综合第68-75页
   ·逻辑综合前准备第68-70页
     ·编码风格与模块划分第68-69页
     ·逻辑综合的策略第69-70页
   ·逻辑综合约束第70-71页
     ·环境约束第70-71页
     ·设计约束第71页
   ·逻辑综合过程及结果第71-72页
   ·片内存储器时序反标模拟与时序评估第72-74页
   ·本章小结第74-75页
第六章 结束语第75-77页
   ·课题工作总结第75页
   ·课题工作展望第75-77页
致谢第77-78页
参考文献第78-80页
作者在学期间取得的学术成果第80页

论文共80页,点击 下载论文
上一篇:65nm工艺高性能SRAM的研究与实现
下一篇:PCIE2.0远距离传输的研究与实现