YHFT-DSPX片内存储器的设计与实现
摘要 | 第1-10页 |
Abstract | 第10-11页 |
第一章 绪论 | 第11-16页 |
·数字信号处理器概述 | 第11-13页 |
·DSP 芯片特点 | 第11-12页 |
·DSP 芯片发展现状 | 第12-13页 |
·课题研究背景及意义 | 第13-14页 |
·本课题研究内容 | 第14页 |
·本文的组织结构 | 第14-16页 |
第二章 YHFT-DSPX 片内存储器结构 | 第16-30页 |
·YHFT-DSPX 体系结构 | 第16页 |
·YHFT-DSPX 片内存储体系结构 | 第16-26页 |
·片内存储控制器功能概述 | 第17-23页 |
·片内存储器的基本结构 | 第23-26页 |
·取指流水线设计 | 第26-29页 |
·指令流水线 | 第26-27页 |
·访问指令cache 取指过程 | 第27-28页 |
·访问非指令cache 取指过程 | 第28-29页 |
·本章小结 | 第29-30页 |
第三章 YHFT-DSPX 片内存储器逻辑实现 | 第30-56页 |
·YHFT-DSPX 片内程序存储器设计 | 第30-44页 |
·IPM 与取指部件接口模块设计 | 第31-35页 |
·IPM 访问控制模块设计 | 第35-38页 |
·IPM 与DMA 接口模块设计 | 第38-41页 |
·IPM 与EMIF 接口模块设计 | 第41-44页 |
·YHFT-DSPX 片内数据存储器设计 | 第44-55页 |
·数据请求与返回模块设计 | 第44-45页 |
·数据存储器仲裁模块设计 | 第45-49页 |
·IDM 与EMIF 接口模块设计 | 第49-52页 |
·IDM 与外设接口模块设计 | 第52-54页 |
·IDM 与DMA 接口模块设计 | 第54-55页 |
·本章小结 | 第55-56页 |
第四章 片内存储器功能验证与仿真 | 第56-68页 |
·数字前端验证方法 | 第56-58页 |
·软件模拟验证 | 第56页 |
·硬件仿真验证 | 第56-57页 |
·形式方法验证 | 第57-58页 |
·系统级IPM 与IDM 部件功能验证 | 第58-63页 |
·系统级IPM 与IDM 功能验证结果 | 第63页 |
·FPGA 仿真的功能验证 | 第63-67页 |
·FPGA 仿真的验证平台 | 第64-65页 |
·基于FPGA 平台的片内存储器验证 | 第65-66页 |
·基于FPGA 片内存储器验证结果 | 第66-67页 |
·本章小结 | 第67-68页 |
第五章 片内存储器逻辑综合 | 第68-75页 |
·逻辑综合前准备 | 第68-70页 |
·编码风格与模块划分 | 第68-69页 |
·逻辑综合的策略 | 第69-70页 |
·逻辑综合约束 | 第70-71页 |
·环境约束 | 第70-71页 |
·设计约束 | 第71页 |
·逻辑综合过程及结果 | 第71-72页 |
·片内存储器时序反标模拟与时序评估 | 第72-74页 |
·本章小结 | 第74-75页 |
第六章 结束语 | 第75-77页 |
·课题工作总结 | 第75页 |
·课题工作展望 | 第75-77页 |
致谢 | 第77-78页 |
参考文献 | 第78-80页 |
作者在学期间取得的学术成果 | 第80页 |