首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--一般性问题论文--设计论文

高清多媒体接口发送端芯片HDMI Tx设计方法

摘要第1-4页
SUMMARY第4-5页
目录第5-7页
图目录第7-9页
表目录第9-10页
第1章 绪论第10-17页
   ·数字接口的应用第10-11页
   ·数字接口的优点第11-12页
   ·DVI/HDMI发送、接收接口结构第12-13页
   ·HDMI简介第13-14页
   ·HDMI 1.3增强功能介绍第14-15页
   ·论文内容安排第15-17页
第2章 HDMI_TX硬件设计整体方案第17-25页
   ·概述第17-20页
     ·链路结构第17-18页
     ·工作模式介绍第18-20页
   ·工作模式第20-22页
     ·Control Period第20-21页
     ·Video Data Period第21页
     ·Data Island Period第21-22页
   ·设计任务及模块划分第22-25页
     ·总体描述第22-23页
     ·总体设计方案第23-25页
第3章 HDMI_TX视频模块设计方法第25-42页
   ·模块概述第25页
   ·模块结构第25-27页
   ·功能描述第27-42页
     ·视频数据捕获第27-31页
     ·控制信号恢复第31-37页
     ·视频帧格式识别第37-40页
     ·颜色空间转换第40页
     ·上采样(upsampling)第40-41页
     ·下采样(downsampling)第41-42页
第4章 HDMI_TX音频模块设计方法第42-55页
   ·I2S和S/PDIF区别及应用场合第42页
   ·功能描述第42-55页
     ·概述第42-43页
     ·I2S Receiver第43-46页
     ·SPDIF Receiver设计第46-54页
     ·音频buffer第54-55页
第5章 DATA SCHEDULER模块第55-63页
   ·功能描述第55页
   ·调度规则和方法第55-63页
     ·period层调度规则第55-56页
     ·packet层调度规则第56-63页
第6章 HDCP模块设计方法第63-89页
   ·认证过程第63-64页
   ·TRANSMITTER状态机转换总结第64-66页
   ·HDCP模块信号时序描述第66-72页
     ·上电过程时序描述(h0-a0状态)第66-67页
     ·认证交换ksv时序描述(a0-a3状态)第67-68页
     ·认证第二阶段时序描述(a3-a4状态)第68-70页
     ·认证第三阶段时序描述(a4-a5状态)第70-72页
   ·HDCP内部结构描述第72-74页
   ·AUTH_FSM模块第74-78页
   ·电路设计第78-80页
   ·HDCP_CIPHER模块第80-85页
     ·状态机描述第80-83页
     ·电路设计第83-85页
   ·KSV_LIST模块第85-88页
     ·状态机描述第85-86页
     ·sha-1算法电路描述第86-87页
     ·ksv_list设计描述第87-88页
   ·RANDOM_GEN模块第88-89页
第7章 芯片验证计划第89-93页
   ·引言第89页
   ·传统方法验证平台搭建第89-90页
   ·ASSERT验证方法介绍第90页
   ·基于VMM验证平台搭建第90-93页
第8章 结束与展望第93-95页
   ·论文总结第93-94页
   ·进一步工作的设想第94-95页
参考文献第95-96页
攻读硕士学位期间发表的论文第96页
攻读硕士学位期间参与的科研项目第96-97页
致谢第97-98页
附录第98-101页
 论文中涉及名词解释第98-99页
 论文缩写注释第99页
 论文所涉及协议简介第99-101页

论文共101页,点击 下载论文
上一篇:APL细胞和PML-RARα疫苗诱导体内外免疫应答的研究
下一篇:开关电流低通滤波器的设计