高清多媒体接口发送端芯片HDMI Tx设计方法
摘要 | 第1-4页 |
SUMMARY | 第4-5页 |
目录 | 第5-7页 |
图目录 | 第7-9页 |
表目录 | 第9-10页 |
第1章 绪论 | 第10-17页 |
·数字接口的应用 | 第10-11页 |
·数字接口的优点 | 第11-12页 |
·DVI/HDMI发送、接收接口结构 | 第12-13页 |
·HDMI简介 | 第13-14页 |
·HDMI 1.3增强功能介绍 | 第14-15页 |
·论文内容安排 | 第15-17页 |
第2章 HDMI_TX硬件设计整体方案 | 第17-25页 |
·概述 | 第17-20页 |
·链路结构 | 第17-18页 |
·工作模式介绍 | 第18-20页 |
·工作模式 | 第20-22页 |
·Control Period | 第20-21页 |
·Video Data Period | 第21页 |
·Data Island Period | 第21-22页 |
·设计任务及模块划分 | 第22-25页 |
·总体描述 | 第22-23页 |
·总体设计方案 | 第23-25页 |
第3章 HDMI_TX视频模块设计方法 | 第25-42页 |
·模块概述 | 第25页 |
·模块结构 | 第25-27页 |
·功能描述 | 第27-42页 |
·视频数据捕获 | 第27-31页 |
·控制信号恢复 | 第31-37页 |
·视频帧格式识别 | 第37-40页 |
·颜色空间转换 | 第40页 |
·上采样(upsampling) | 第40-41页 |
·下采样(downsampling) | 第41-42页 |
第4章 HDMI_TX音频模块设计方法 | 第42-55页 |
·I2S和S/PDIF区别及应用场合 | 第42页 |
·功能描述 | 第42-55页 |
·概述 | 第42-43页 |
·I2S Receiver | 第43-46页 |
·SPDIF Receiver设计 | 第46-54页 |
·音频buffer | 第54-55页 |
第5章 DATA SCHEDULER模块 | 第55-63页 |
·功能描述 | 第55页 |
·调度规则和方法 | 第55-63页 |
·period层调度规则 | 第55-56页 |
·packet层调度规则 | 第56-63页 |
第6章 HDCP模块设计方法 | 第63-89页 |
·认证过程 | 第63-64页 |
·TRANSMITTER状态机转换总结 | 第64-66页 |
·HDCP模块信号时序描述 | 第66-72页 |
·上电过程时序描述(h0-a0状态) | 第66-67页 |
·认证交换ksv时序描述(a0-a3状态) | 第67-68页 |
·认证第二阶段时序描述(a3-a4状态) | 第68-70页 |
·认证第三阶段时序描述(a4-a5状态) | 第70-72页 |
·HDCP内部结构描述 | 第72-74页 |
·AUTH_FSM模块 | 第74-78页 |
·电路设计 | 第78-80页 |
·HDCP_CIPHER模块 | 第80-85页 |
·状态机描述 | 第80-83页 |
·电路设计 | 第83-85页 |
·KSV_LIST模块 | 第85-88页 |
·状态机描述 | 第85-86页 |
·sha-1算法电路描述 | 第86-87页 |
·ksv_list设计描述 | 第87-88页 |
·RANDOM_GEN模块 | 第88-89页 |
第7章 芯片验证计划 | 第89-93页 |
·引言 | 第89页 |
·传统方法验证平台搭建 | 第89-90页 |
·ASSERT验证方法介绍 | 第90页 |
·基于VMM验证平台搭建 | 第90-93页 |
第8章 结束与展望 | 第93-95页 |
·论文总结 | 第93-94页 |
·进一步工作的设想 | 第94-95页 |
参考文献 | 第95-96页 |
攻读硕士学位期间发表的论文 | 第96页 |
攻读硕士学位期间参与的科研项目 | 第96-97页 |
致谢 | 第97-98页 |
附录 | 第98-101页 |
论文中涉及名词解释 | 第98-99页 |
论文缩写注释 | 第99页 |
论文所涉及协议简介 | 第99-101页 |