| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 第1章 前言 | 第8-11页 |
| ·研究背景 | 第8-9页 |
| ·论文的主要工作和创新 | 第9-10页 |
| ·论文的组织安排 | 第10-11页 |
| 第2章 频率综合器体系结构和性能指标 | 第11-29页 |
| ·频率综合器体系结构 | 第11-20页 |
| ·组合式频率综合器 | 第11-12页 |
| ·直接数字频率综合器 | 第12-13页 |
| ·锁相环频率综合器 | 第13-20页 |
| ·频率综合器性能指标 | 第20-24页 |
| ·相位噪声 | 第20-23页 |
| ·频谱杂散 | 第23-24页 |
| ·频率分辨率 | 第24页 |
| ·建立时间 | 第24页 |
| ·ETSI EN 330 200对频率综合器的要求 | 第24-28页 |
| ·ETSI EN 330 200标准简介 | 第24-26页 |
| ·频率综合器的具体要求 | 第26-28页 |
| ·本章小结 | 第28-29页 |
| 第3章 环路相位噪声分析 | 第29-44页 |
| ·环路相位噪声概述 | 第29-31页 |
| ·环路各个模块噪声分析 | 第31-43页 |
| ·∑△调制器的噪声分析 | 第31-38页 |
| ·多模分频器的噪声分析 | 第38-39页 |
| ·鉴频鉴相器的时钟抖动 | 第39-40页 |
| ·电荷泵的噪声分析 | 第40-42页 |
| ·压控振荡器的噪声分析 | 第42-43页 |
| ·环路滤波器的噪声分析 | 第43页 |
| ·本章小结 | 第43-44页 |
| 第4章 频率自校准技术 | 第44-53页 |
| ·频率自校准技术概述 | 第44-45页 |
| ·传统的频率自校准技术 | 第45-50页 |
| ·闭环频率自校准技术 | 第45-46页 |
| ·开环频率自校准技术 | 第46-50页 |
| ·改进的频率自校准技术 | 第50-52页 |
| ·本章小结 | 第52-53页 |
| 第5章 电路实现 | 第53-72页 |
| ·900MHz分数分频频率综合器的实现 | 第53-61页 |
| ·电路设计 | 第54-59页 |
| ·测试结果 | 第59-61页 |
| ·433MHz分数分频频率综合器的实现 | 第61-71页 |
| ·电路设计 | 第62-66页 |
| ·仿真结果 | 第66-71页 |
| ·本章小结 | 第71-72页 |
| 第6章 总结和展望 | 第72-74页 |
| 参考文献 | 第74-77页 |
| 致谢 | 第77-78页 |