电流驱动型数模转换器设计以及自适应线缆驱动器的实现
目录 | 第1-4页 |
摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 引言 | 第6-8页 |
·DAC发展概述 | 第6-7页 |
·论文结构 | 第7-8页 |
第二章 DAC概述及各种拓扑结构 | 第8-21页 |
·DAC功能定义 | 第8页 |
·DAC性能指标 | 第8-16页 |
·理想传输曲线 | 第9页 |
·积分非线性 | 第9-10页 |
·微分非线性 | 第10页 |
·失调和增益误差 | 第10-11页 |
·分辨率和精度 | 第11页 |
·输出毛刺 | 第11-12页 |
·建立时间 | 第12-13页 |
·谐波失真 | 第13页 |
·无杂散动态范围 | 第13-14页 |
·信噪比 | 第14-15页 |
·静态性能影响因素 | 第15-16页 |
·本论文设计DAC指标 | 第16页 |
·DAC常用结构 | 第16-21页 |
·电阻分压型DAC | 第16-17页 |
·开关电容型DAC | 第17-18页 |
·电流驱动型DAC | 第18-19页 |
·其他拓扑结构 | 第19-21页 |
第三章 DAC的总体设计方案 | 第21-30页 |
·单个MOS管匹配特性 | 第21-22页 |
·二进制编码DAC随机误差 | 第22-24页 |
·温度编码DAC随机误差 | 第24-27页 |
·分段编码DAC随机误差 | 第27-28页 |
·分段比的确定 | 第28-30页 |
第四章 DAC电路设计 | 第30-38页 |
·电流源阵列和电流源单元总体设计 | 第30-31页 |
·电流单元偏置 | 第31页 |
·电流源及电流开关设计 | 第31-34页 |
·时钟驱动和所存器设计 | 第34-35页 |
·编码电路设计 | 第35-36页 |
·电路总体仿真 | 第36-38页 |
第五章 DAC版图实现 | 第38-44页 |
·版图总体布局 | 第38-40页 |
·保护环的设置 | 第38-39页 |
·版图设计的模块性与对称性 | 第39页 |
·电流源中电源布线的分布 | 第39页 |
·边缘效应 | 第39-40页 |
·重要信号的特殊考虑 | 第40页 |
·尽量减少金属布线通过晶体管的有源区。 | 第40页 |
·电流单元布局 | 第40-42页 |
·偏置电路的布局 | 第42页 |
·锁存器和时钟驱动电路的版图实现 | 第42-43页 |
·编码电路的版图实现 | 第43-44页 |
第六章 自适应阻抗匹配的线缆驱动器 | 第44-59页 |
·引言 | 第44-45页 |
·传输线缆物理模型 | 第45-46页 |
·三级管甲乙类输出级 | 第46-47页 |
·CMOS甲乙类输出级 | 第47-48页 |
·具有误差放大的共源极结构 | 第48-53页 |
·能实现阻抗匹配的CLASSAB结构 | 第53-54页 |
·能实现自适应阻抗匹配的电路 | 第54-57页 |
·ClassAB输出级 | 第54-55页 |
·跨导放大器 | 第55-56页 |
·线性可调电阻 | 第56页 |
·反馈运放 | 第56-57页 |
·仿真结果 | 第57-59页 |
第七章 总结及展望 | 第59-60页 |
参考文献 | 第60-63页 |
致谢 | 第63-64页 |