| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第一章 绪论 | 第9-11页 |
| ·列车通信网络简介 | 第9页 |
| ·国内外列车通信网络技术发展概况与应用现状 | 第9-10页 |
| ·论文的章节安排 | 第10-11页 |
| 第二章 MVB 通信原理 | 第11-21页 |
| ·TCN 构成 | 第11-12页 |
| ·TCN 的组态 | 第12页 |
| ·MVB 拓扑结构 | 第12-13页 |
| ·MVB 数据类型 | 第13-14页 |
| ·MVB 设备分类 | 第14页 |
| ·MVB 数据的帧格式及其规则 | 第14-15页 |
| ·帧的编码 | 第14页 |
| ·MVB 有效帧 | 第14-15页 |
| ·主帧格式 | 第15-16页 |
| ·从帧格式 | 第16-17页 |
| ·CRC 校验序列 | 第17页 |
| ·MVB 端口 | 第17-18页 |
| ·逻辑端口 | 第17-18页 |
| ·物理端口 | 第18页 |
| ·报文 | 第18-19页 |
| ·过程数据报文 | 第18页 |
| ·消息数据报文 | 第18-19页 |
| ·监视数据报文 | 第19页 |
| ·MVB 的介质访问方式 | 第19-21页 |
| 第三章 MVB 实时协议分析 | 第21-31页 |
| ·实时协议的层次结构 | 第21-22页 |
| ·变量的实时协议 | 第22-24页 |
| ·变量的链路层接口 | 第22页 |
| ·变量的应用层接口 | 第22-24页 |
| ·消息数据的实时协议栈 | 第24-31页 |
| ·消息通信中的编址 | 第24-27页 |
| ·事件巡回 | 第27-28页 |
| ·消息数据协议栈 | 第28-31页 |
| 第四章 基于FPGA 的MV82 类设备控制器设计 | 第31-58页 |
| ·发送模块 | 第32-39页 |
| ·位控制单元 | 第33-35页 |
| ·FIFO 单元 | 第35-36页 |
| ·帧分界符单元 | 第36-37页 |
| ·数据并串转换单元 | 第37-38页 |
| ·CRC 生成单元 | 第38-39页 |
| ·曼彻斯特编码单元 | 第39页 |
| ·接收模块 | 第39-43页 |
| ·起始位检测单元 | 第40页 |
| ·帧分界符检测单元 | 第40-42页 |
| ·曼彻斯特解码单元 | 第42页 |
| ·曼彻斯特解码控制单元 | 第42页 |
| ·数据串并转换单元 | 第42-43页 |
| ·FIFO 单元 | 第43页 |
| ·CRC 检测单元 | 第43页 |
| ·长度错误检测单元 | 第43页 |
| ·配置寄存器模块 | 第43-44页 |
| ·报文分析单元TAU | 第44-48页 |
| ·报文分析单元TAU 的构成 | 第45页 |
| ·TAU 的有限状态机实现 | 第45-48页 |
| ·通信存储器控制模块TMC | 第48-51页 |
| ·TMC 模块应用接口 | 第48-50页 |
| ·TMC 模块的构成 | 第50-51页 |
| ·仲裁器模块 | 第51-57页 |
| ·仲裁模式 | 第52页 |
| ·仲裁器仲裁控制流程 | 第52-55页 |
| ·仲裁器的有限状态机实现 | 第55-57页 |
| ·主控单元MCU | 第57-58页 |
| 第五章 MVB2 类控制器内部子模块的仿真结果与分析 | 第58-68页 |
| ·FPGA 的设计流程 | 第58-59页 |
| ·QuartusⅡ软件介绍 | 第59-60页 |
| ·各子模块的仿真结果分析 | 第60-68页 |
| 第六章 总结与展望 | 第68-69页 |
| 参考文献 | 第69-71页 |
| 附录 源程序节选 | 第71-90页 |
| 个人简历 在读期间发表的学术论文 | 第90-91页 |
| 致谢 | 第91页 |