层次式FPGA映射算法
| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 第一章 绪论 | 第8-14页 |
| ·FPGA简介 | 第8-10页 |
| ·FPGA发展状况 | 第8-9页 |
| ·FPGA基本结构 | 第9-10页 |
| ·FPGA EDA软件简介 | 第10-11页 |
| ·本文主要研究工作 | 第11-12页 |
| ·论文组织 | 第12-14页 |
| 第二章 基本映射模型分析 | 第14-24页 |
| ·映射流程 | 第14-18页 |
| ·逻辑块 | 第14-15页 |
| ·映射流程 | 第15-18页 |
| ·基本映射模型 | 第18-22页 |
| ·Cluster模型 | 第18-20页 |
| ·Complex PLB模型 | 第20-21页 |
| ·两种模型对比 | 第21-22页 |
| ·商用FPGA | 第22-23页 |
| ·小结 | 第23-24页 |
| 第三章 VIRTEX CLB结构模型研究 | 第24-34页 |
| ·VIRTEX 逻辑块结构 | 第24-27页 |
| ·可编程逻辑模块 | 第24-26页 |
| ·可编程开关矩阵 | 第26-27页 |
| ·VRITEX逻辑模块结构模型 | 第27-31页 |
| ·Vritex结构模型 | 第27-28页 |
| ·互连开关矩阵 | 第28-31页 |
| ·逻辑单元结构模型 | 第31-33页 |
| ·基本单元 | 第31-32页 |
| ·基本单元图示法 | 第32-33页 |
| ·小结 | 第33-34页 |
| 第四章 LUT映射算法研究 | 第34-46页 |
| ·LUT映射问题的数学描述 | 第34-36页 |
| ·传统映射算法 | 第36-42页 |
| ·Flowmap | 第36-40页 |
| ·Cut map | 第40-42页 |
| ·优化的LUT映射算法 | 第42-45页 |
| ·深度优化映射 | 第42-44页 |
| ·面积优化映射 | 第44-45页 |
| ·小结 | 第45-46页 |
| 第五章 逻辑单元映射算法研究 | 第46-56页 |
| ·逻辑单元功能电路 | 第46-50页 |
| ·功能电路集 | 第46-49页 |
| ·用户设计电路的有向图示意 | 第49-50页 |
| ·逻辑单元映射问题的数学描述 | 第50页 |
| ·逻辑单元功能生成算法 | 第50-51页 |
| ·逻辑单元映射算法 | 第51-55页 |
| ·逻辑单元映射的目标函数 | 第52页 |
| ·用图模式匹配算法进行功能电路匹配 | 第52-53页 |
| ·Xvmap算法的流程 | 第53-55页 |
| ·小结 | 第55-56页 |
| 第六章 逻辑单元装箱算法研究 | 第56-62页 |
| ·装箱算法 | 第56-59页 |
| ·逻辑单元装箱算法 | 第59-61页 |
| ·小结 | 第61-62页 |
| 第七章 测试验证 | 第62-66页 |
| ·逻辑映射模块的整体方案 | 第62-63页 |
| ·测试验证及分析 | 第63-65页 |
| ·测试说明 | 第63页 |
| ·测试结果 | 第63-65页 |
| ·小结 | 第65-66页 |
| 第八章 总结与展望 | 第66-68页 |
| ·工作总结 | 第66-67页 |
| ·工作展望 | 第67-68页 |
| 致谢 | 第68-70页 |
| 参考文献 | 第70-73页 |
| 攻读硕士学位期间参加科研情况 | 第73-74页 |