首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

层次式FPGA映射算法

摘要第1-4页
Abstract第4-8页
第一章 绪论第8-14页
   ·FPGA简介第8-10页
     ·FPGA发展状况第8-9页
     ·FPGA基本结构第9-10页
   ·FPGA EDA软件简介第10-11页
   ·本文主要研究工作第11-12页
   ·论文组织第12-14页
第二章 基本映射模型分析第14-24页
   ·映射流程第14-18页
     ·逻辑块第14-15页
     ·映射流程第15-18页
   ·基本映射模型第18-22页
     ·Cluster模型第18-20页
     ·Complex PLB模型第20-21页
     ·两种模型对比第21-22页
   ·商用FPGA第22-23页
   ·小结第23-24页
第三章 VIRTEX CLB结构模型研究第24-34页
   ·VIRTEX 逻辑块结构第24-27页
     ·可编程逻辑模块第24-26页
     ·可编程开关矩阵第26-27页
   ·VRITEX逻辑模块结构模型第27-31页
     ·Vritex结构模型第27-28页
     ·互连开关矩阵第28-31页
   ·逻辑单元结构模型第31-33页
     ·基本单元第31-32页
     ·基本单元图示法第32-33页
   ·小结第33-34页
第四章 LUT映射算法研究第34-46页
   ·LUT映射问题的数学描述第34-36页
   ·传统映射算法第36-42页
     ·Flowmap第36-40页
     ·Cut map第40-42页
   ·优化的LUT映射算法第42-45页
     ·深度优化映射第42-44页
     ·面积优化映射第44-45页
   ·小结第45-46页
第五章 逻辑单元映射算法研究第46-56页
   ·逻辑单元功能电路第46-50页
     ·功能电路集第46-49页
     ·用户设计电路的有向图示意第49-50页
     ·逻辑单元映射问题的数学描述第50页
   ·逻辑单元功能生成算法第50-51页
   ·逻辑单元映射算法第51-55页
     ·逻辑单元映射的目标函数第52页
     ·用图模式匹配算法进行功能电路匹配第52-53页
     ·Xvmap算法的流程第53-55页
   ·小结第55-56页
第六章 逻辑单元装箱算法研究第56-62页
   ·装箱算法第56-59页
   ·逻辑单元装箱算法第59-61页
   ·小结第61-62页
第七章 测试验证第62-66页
   ·逻辑映射模块的整体方案第62-63页
   ·测试验证及分析第63-65页
     ·测试说明第63页
     ·测试结果第63-65页
   ·小结第65-66页
第八章 总结与展望第66-68页
   ·工作总结第66-67页
   ·工作展望第67-68页
致谢第68-70页
参考文献第70-73页
攻读硕士学位期间参加科研情况第73-74页

论文共74页,点击 下载论文
上一篇:一款通信芯片的逻辑综合和等价性验证
下一篇:电子类专业创新型人才培养研究