信号完整性分析在高速信号处理机中的应用研究
| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 第1章 绪论 | 第8-12页 |
| ·课题来源、学术背景及研究意义 | 第8-9页 |
| ·国内外在该方向的研究现状及分析 | 第9-11页 |
| ·国外在该方向的研究现状 | 第9页 |
| ·国内在该方向的研究现状 | 第9-11页 |
| ·Hyperlynx 8.0 仿真软件介绍 | 第11页 |
| ·论文主要研究内容 | 第11-12页 |
| 第2章 信号完整性基础理论 | 第12-29页 |
| ·概述 | 第12页 |
| ·传输线理论 | 第12-16页 |
| ·PCB 板材 | 第16-18页 |
| ·反射理论 | 第18-21页 |
| ·串扰理论 | 第21-23页 |
| ·电磁兼容性理论 | 第23-24页 |
| ·电源完整性理论 | 第24-28页 |
| ·电源分配系统 | 第25页 |
| ·去耦电容 | 第25-28页 |
| ·本章小结 | 第28-29页 |
| 第3章 高速信号处理机的信号完整性设计 | 第29-40页 |
| ·高速电路设计流程 | 第29页 |
| ·信号处理机总体设计 | 第29-30页 |
| ·信号调理模块设计 | 第30-31页 |
| ·高速AD 模块设计 | 第31-33页 |
| ·高速AD 时钟设计 | 第32-33页 |
| ·高速AD 数字输出设计 | 第33页 |
| ·数据处理模块设计 | 第33-36页 |
| ·DSP 差分链路口设计 | 第34-35页 |
| ·FPGA 设计 | 第35-36页 |
| ·电磁兼容性设计 | 第36-38页 |
| ·电路板叠层设计 | 第36-37页 |
| ·电地分割 | 第37-38页 |
| ·电源完整性设计 | 第38-39页 |
| ·本章小结 | 第39-40页 |
| 第4章 高速信号处理机关键电路仿真分析 | 第40-63页 |
| ·概述 | 第40页 |
| ·IBIS 模型 | 第40-41页 |
| ·信号完整性仿真及结果分析 | 第41-62页 |
| ·信号完整性仿真流程 | 第41页 |
| ·仿真预处理 | 第41-42页 |
| ·反射仿真及结果分析 | 第42-52页 |
| ·串扰仿真及结果分析 | 第52-54页 |
| ·电磁兼容性仿真及结果分析 | 第54-56页 |
| ·电源完整性仿真及结果分析 | 第56-62页 |
| ·本章小结 | 第62-63页 |
| 第5章 系统信号完整性测试 | 第63-68页 |
| ·测试仪器 | 第63页 |
| ·测试过程及数据分析 | 第63-67页 |
| ·高速AD 性能测试 | 第63-66页 |
| ·DSP 链路口性能测试 | 第66页 |
| ·FPGA 信号完整性测试 | 第66-67页 |
| ·电源完整性测试 | 第67页 |
| ·本章小结 | 第67-68页 |
| 结论 | 第68-69页 |
| 参考文献 | 第69-73页 |
| 攻读硕士学位期间发表的论文及其它成果 | 第73-75页 |
| 致谢 | 第75页 |