多激励频率模式磁感应层析成像系统
中文摘要 | 第3-4页 |
ABSTRACT | 第4-5页 |
第1章 绪论 | 第9-19页 |
1.1 电磁层析成像技术 | 第9-10页 |
1.2 电磁层析成像技术的发展 | 第10-16页 |
1.2.1 工业应用电磁层析成像的发展 | 第10-12页 |
1.2.2 生物医学磁感应层析成像技术发展 | 第12-16页 |
1.3 课题研究内容 | 第16-18页 |
1.4 课题主要研究工作 | 第18-19页 |
第2章 磁感应层析成像基本原理及模型搭建 | 第19-27页 |
2.1 MIT测试原理 | 第19-20页 |
2.2 MIT的正问题和逆问题 | 第20-22页 |
2.3 典型MIT系统构成 | 第22-23页 |
2.4 被测场仿真模型搭建 | 第23-27页 |
第3章 MIT测试系统设计 | 第27-37页 |
3.1 测试系统总体设计 | 第27-28页 |
3.2 信号激励模块 | 第28-31页 |
3.2.1 激励信号产生 | 第29-30页 |
3.2.2 激励信号功率放大 | 第30-31页 |
3.3 信号检测模块 | 第31-33页 |
3.4 数据采集和预处理模块 | 第33-35页 |
3.4.1 数据采集 | 第33-34页 |
3.4.2 数据预处理 | 第34-35页 |
3.5 CPCI接口电路设计 | 第35-37页 |
第4章 测试系统逻辑设计 | 第37-49页 |
4.1 FPGA开发与逻辑 | 第37-40页 |
4.1.1 FPGA基本开发流程 | 第37-39页 |
4.1.2 FPGA逻辑结构 | 第39-40页 |
4.2 系统外围芯片控制 | 第40-45页 |
4.2.1 FPGA最小系统 | 第40-42页 |
4.2.2 外围芯片控制 | 第42-45页 |
(1)模拟数字转换控制 | 第42-43页 |
(2)程控放大器放大倍数控制 | 第43页 |
(3)开关和多路复用器通断控制 | 第43-44页 |
(4)数字模拟转换控制 | 第44-45页 |
4.3 信号的解调方法 | 第45-46页 |
4.4 基于FPGA的CPCI接口开发 | 第46-49页 |
第5章 系统测试和实验 | 第49-57页 |
5.1 激励源测试 | 第49-51页 |
5.1.1 激励源设计标准 | 第49-50页 |
5.1.2 激励源性能 | 第50-51页 |
5.2 实验测试 | 第51-55页 |
5.2.1 实验模型搭建 | 第51-53页 |
5.2.2 系统信噪比 | 第53页 |
5.2.3 实验测试结果 | 第53-55页 |
5.3 结论 | 第55-57页 |
第6章 总结和展望 | 第57-59页 |
6.1 总结 | 第57-58页 |
6.2 展望 | 第58-59页 |
参考文献 | 第59-64页 |
发表论文和参加科研情况说明 | 第64-65页 |
发表学术论文 | 第64页 |
参与科研项目 | 第64-65页 |
致谢 | 第65页 |