一种新型超短波宽带校正时钟源研制
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第9-13页 |
1.1 研究工作的背景与意义 | 第9-11页 |
1.2 国内外研究现状 | 第11页 |
1.3 本论文的结构安排 | 第11-13页 |
第二章 宽带频谱源技术理论及研究 | 第13-39页 |
2.1 倍频器概述 | 第13-16页 |
2.1.1 倍频器的特点和应用 | 第13-14页 |
2.1.2 倍频器的分类 | 第14-15页 |
2.1.3 倍频器主要性能指标 | 第15-16页 |
2.2 阶跃二极管倍频器分析 | 第16-18页 |
2.3 基于晶体三极管(BJT)的倍频器研究 | 第18-21页 |
2.3.1 晶体管非线性电阻倍频 | 第19-20页 |
2.3.2 晶体管参量倍频 | 第20-21页 |
2.4 高频数字脉冲源研究 | 第21-26页 |
2.4.1 数字器件产生梳状谱信号机理 | 第21-23页 |
2.4.2 数字脉冲源的理论验证 | 第23-26页 |
2.5 锁相环技术分析 | 第26-38页 |
2.5.1 锁相环路的基本组成 | 第26-31页 |
2.5.2 锁相环路的相位模型 | 第31-32页 |
2.5.3 锁相环路的稳定性分析 | 第32-33页 |
2.5.4 锁相环路的噪声性能分析 | 第33页 |
2.5.5 环路噪声相位模型 | 第33-35页 |
2.5.6 环路对输入白高斯噪声的线性过滤特性 | 第35-36页 |
2.5.7 环路对VCO相位噪声的线性过滤特性 | 第36-37页 |
2.5.8 锁相环路带宽的最佳选择 | 第37-38页 |
2.6 本章小结 | 第38-39页 |
第三章 宽带校正源系统方案的设计与分析 | 第39-69页 |
3.1 校正源系统方案的设计与分析 | 第39-41页 |
3.1.1 宽带校正源简介 | 第39页 |
3.1.2 宽带校正源的研制目标 | 第39-40页 |
3.1.3 校正源内部模块整体设计方案 | 第40-41页 |
3.2 宽带梳状谱源的设计 | 第41-48页 |
3.2.1 梳状谱源高频参考信号的锁相环设计 | 第43-45页 |
3.2.2 高频计数器电流脉冲器的设计 | 第45-46页 |
3.2.3 梳状频谱滤波器的设计 | 第46-48页 |
3.3 高相噪高稳定度时钟源设计 | 第48-53页 |
3.3.1 电路结构 | 第49-51页 |
3.3.2 仿真优化 | 第51-52页 |
3.3.3 八次倍频器的实现 | 第52-53页 |
3.4 脉冲信号源的设计 | 第53-57页 |
3.5 宽带变频链路的分析与设计 | 第57-62页 |
3.6 高速数字逻辑设计 | 第62-65页 |
3.7 校正源电路、结构优化及电源设计 | 第65-67页 |
3.8 本章小结 | 第67-69页 |
第四章 宽带校正源的测试与结果分析 | 第69-75页 |
4.1 实物样品及测试环境 | 第69-70页 |
4.2 性能测试 | 第70-73页 |
4.2.1 梳状谱的测试 | 第71-72页 |
4.2.2 脉冲信号的测试 | 第72页 |
4.2.3 80MHz高精度时钟源测试 | 第72-73页 |
4.3 本章小结 | 第73-75页 |
第五章 结论与展望 | 第75-76页 |
5.1 结论 | 第75页 |
5.2 展望 | 第75-76页 |
致谢 | 第76-77页 |
参考文献 | 第77-79页 |
攻读硕士学位期间取得的成果 | 第79-80页 |