首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

高速流水线模数转换器结构优化及数字校准技术研究

摘要第5-7页
ABSTRACT第7-8页
符号对照表第13-14页
缩略语对照表第14-19页
第一章 绪论第19-23页
    1.1 本论文的研究目的与意义第19页
    1.2 模数转换器发展趋势第19-21页
    1.3 本论文的主要研究方向与创新点第21-22页
    1.4 论文的组织结构第22-23页
第二章 常见模数转换器结构及特性分析第23-35页
    2.1 A/D转换器的结构及分类第23-24页
    2.2 常用模数转换器性能表征参数第24-27页
        2.2.1 静态性能指标第24-26页
        2.2.2 动态特性参数第26-27页
    2.3 A/D转换器的结构及分类第27-31页
        2.3.1 快闪式型A/D转换器结构及特点第27-28页
        2.3.2 折叠内插型A/D转换器结构及特点第28-29页
        2.3.3 逐次逼近型A/D转换器结构及特点第29页
        2.3.4 流水线型A/D转换器结构及特点第29-30页
        2.3.5 主要几种A/D转换器特点对比第30-31页
    2.4 流水线型A/D转换器特点及发展趋势第31-33页
    2.5 本章小结第33-35页
第三章 流水线A/D转换器设计关键及非理想因素第35-49页
    3.1 流水线结构中关键模块概述第35-37页
        3.1.1 采样保持(S/H)模块与无采样保持(SHA-less)结构第35页
        3.1.2 OTA结构第35-36页
        3.1.3 MDAC结构特点与冗余相加校正第36页
        3.1.4 比较器失调电压和回踢(Kick-back)噪声第36-37页
    3.2 MDAC结构关键非理想因素第37-44页
        3.2.1 SHA-less结构前端采样失配第37-38页
        3.2.2 OTA失调电压第38-39页
        3.2.3 OTA有限增益带宽第39-40页
        3.2.4 OTA寄生电容第40-41页
        3.2.5 增益非线性误差第41-42页
        3.2.6 MDAC采样电容失配第42-43页
        3.2.7 数字校准技术对非理想因素的校正第43-44页
    3.3 MDAC噪声分析和功耗优化第44-47页
        3.3.1 MDAC等效噪声分析第44-45页
        3.3.2 一种MDAC量化位数分级结构及噪声功耗模型第45-47页
    3.4 本章总结第47-49页
第四章 8位80MSPS流水线A/D转换器优化及实现第49-59页
    4.1 设计背景第49页
    4.2 流水线级整体量化位数分级选择第49-50页
    4.3 MDAC结构设计及传输开关优化第50-51页
    4.4 一种基于gm/Id方法设计的两级密勒补偿运算放大器第51-54页
        4.4.1 OTA小信号建模分析第51-52页
        4.4.2 MATLAB建模及gm/Id优化方法第52-54页
    4.5 比较器选取及结构优化第54-56页
    4.6 测试结果及分析第56-58页
    4.7 本章总结第58-59页
第五章 基于流水线结构的数字后台校准技术及研究第59-87页
    5.1 研究背景第59-60页
    5.2 常见数字校准方法第60-61页
        5.2.1 前台校准方法第60页
        5.2.2 后台校准方法第60-61页
    5.3 Split数字后台校准方法及研究第61-71页
        5.3.1 Split后台校准基本原理第61-64页
        5.3.2 一种适用于高速流水线A/D转换器的Split后台校准算法第64-71页
    5.4 统计型数字后台校准方法及研究第71-84页
        5.4.1 统计型数字后台校准第71-74页
        5.4.2 一种适用于高精度流水线A/D转换器的伪随机校准算法第74-84页
    5.5 Split算法与伪随机算法对比及适用范围第84-85页
    5.6 本章总结第85-87页
第六章 一种16位100MSPS流水线A/D转换器第87-121页
    6.1 引言第87页
    6.2 整体结构以及重要设计指标第87-89页
        6.2.1 电容大小与级间缩减的选取与优化第87页
        6.2.2 MDAC的结构选取与优化第87-88页
        6.2.3 系统整体结构第88-89页
        6.2.4 数字校准算法选择与优化第89页
    6.3 MDAC结构及优化第89-93页
        6.3.1 第一级高位数MDAC结构第89-93页
    6.4 第二至第四级MDAC和Flash结构第93-95页
        6.4.1 第二至四级MDAC的结构第93-94页
        6.4.2 后端FlashA/D转换器的结构第94-95页
    6.5 一种适用于低压高增益带宽的多级密勒补偿OTA电路第95-101页
        6.5.1 低电源电压下OTA结构选取第95页
        6.5.2 指标的确立第95-96页
        6.5.3 基于多级嵌套密勒补偿OTA原理第96-99页
        6.5.4 多级运放的仿真结果第99-101页
    6.6 低失调电压三级预防大比较器第101-103页
    6.7 偏置及参考电平电路第103-104页
    6.8 一种体效应补偿高线性度自举开关第104-108页
    6.9 一种基于比较器伪随机抖动注入的数字后台校准算法第108-115页
        6.9.1 数字后台校准结构选择第108页
        6.9.2 基于比较器伪随机抖动的注入算法第108-112页
        6.9.3 伪随机码产生电路第112-113页
        6.9.4 伪随机码控制参考电平网络的实现第113-114页
        6.9.5 算法仿真条件及验证第114-115页
    6.10 仿真结果及版图布局第115-118页
    6.11 小结第118-121页
第七章 总结与展望第121-123页
    7.1 研究结论第121-122页
    7.2 研究展望第122-123页
参考文献第123-131页
致谢第131-133页
作者简介第133-135页

论文共135页,点击 下载论文
上一篇:D波段SiC基雪崩二极管的研究
下一篇:太赫兹波段GaN基类HEMT平面耿氏二极管的研究