摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
符号对照表 | 第13-14页 |
缩略语对照表 | 第14-19页 |
第一章 绪论 | 第19-23页 |
1.1 本论文的研究目的与意义 | 第19页 |
1.2 模数转换器发展趋势 | 第19-21页 |
1.3 本论文的主要研究方向与创新点 | 第21-22页 |
1.4 论文的组织结构 | 第22-23页 |
第二章 常见模数转换器结构及特性分析 | 第23-35页 |
2.1 A/D转换器的结构及分类 | 第23-24页 |
2.2 常用模数转换器性能表征参数 | 第24-27页 |
2.2.1 静态性能指标 | 第24-26页 |
2.2.2 动态特性参数 | 第26-27页 |
2.3 A/D转换器的结构及分类 | 第27-31页 |
2.3.1 快闪式型A/D转换器结构及特点 | 第27-28页 |
2.3.2 折叠内插型A/D转换器结构及特点 | 第28-29页 |
2.3.3 逐次逼近型A/D转换器结构及特点 | 第29页 |
2.3.4 流水线型A/D转换器结构及特点 | 第29-30页 |
2.3.5 主要几种A/D转换器特点对比 | 第30-31页 |
2.4 流水线型A/D转换器特点及发展趋势 | 第31-33页 |
2.5 本章小结 | 第33-35页 |
第三章 流水线A/D转换器设计关键及非理想因素 | 第35-49页 |
3.1 流水线结构中关键模块概述 | 第35-37页 |
3.1.1 采样保持(S/H)模块与无采样保持(SHA-less)结构 | 第35页 |
3.1.2 OTA结构 | 第35-36页 |
3.1.3 MDAC结构特点与冗余相加校正 | 第36页 |
3.1.4 比较器失调电压和回踢(Kick-back)噪声 | 第36-37页 |
3.2 MDAC结构关键非理想因素 | 第37-44页 |
3.2.1 SHA-less结构前端采样失配 | 第37-38页 |
3.2.2 OTA失调电压 | 第38-39页 |
3.2.3 OTA有限增益带宽 | 第39-40页 |
3.2.4 OTA寄生电容 | 第40-41页 |
3.2.5 增益非线性误差 | 第41-42页 |
3.2.6 MDAC采样电容失配 | 第42-43页 |
3.2.7 数字校准技术对非理想因素的校正 | 第43-44页 |
3.3 MDAC噪声分析和功耗优化 | 第44-47页 |
3.3.1 MDAC等效噪声分析 | 第44-45页 |
3.3.2 一种MDAC量化位数分级结构及噪声功耗模型 | 第45-47页 |
3.4 本章总结 | 第47-49页 |
第四章 8位80MSPS流水线A/D转换器优化及实现 | 第49-59页 |
4.1 设计背景 | 第49页 |
4.2 流水线级整体量化位数分级选择 | 第49-50页 |
4.3 MDAC结构设计及传输开关优化 | 第50-51页 |
4.4 一种基于gm/Id方法设计的两级密勒补偿运算放大器 | 第51-54页 |
4.4.1 OTA小信号建模分析 | 第51-52页 |
4.4.2 MATLAB建模及gm/Id优化方法 | 第52-54页 |
4.5 比较器选取及结构优化 | 第54-56页 |
4.6 测试结果及分析 | 第56-58页 |
4.7 本章总结 | 第58-59页 |
第五章 基于流水线结构的数字后台校准技术及研究 | 第59-87页 |
5.1 研究背景 | 第59-60页 |
5.2 常见数字校准方法 | 第60-61页 |
5.2.1 前台校准方法 | 第60页 |
5.2.2 后台校准方法 | 第60-61页 |
5.3 Split数字后台校准方法及研究 | 第61-71页 |
5.3.1 Split后台校准基本原理 | 第61-64页 |
5.3.2 一种适用于高速流水线A/D转换器的Split后台校准算法 | 第64-71页 |
5.4 统计型数字后台校准方法及研究 | 第71-84页 |
5.4.1 统计型数字后台校准 | 第71-74页 |
5.4.2 一种适用于高精度流水线A/D转换器的伪随机校准算法 | 第74-84页 |
5.5 Split算法与伪随机算法对比及适用范围 | 第84-85页 |
5.6 本章总结 | 第85-87页 |
第六章 一种16位100MSPS流水线A/D转换器 | 第87-121页 |
6.1 引言 | 第87页 |
6.2 整体结构以及重要设计指标 | 第87-89页 |
6.2.1 电容大小与级间缩减的选取与优化 | 第87页 |
6.2.2 MDAC的结构选取与优化 | 第87-88页 |
6.2.3 系统整体结构 | 第88-89页 |
6.2.4 数字校准算法选择与优化 | 第89页 |
6.3 MDAC结构及优化 | 第89-93页 |
6.3.1 第一级高位数MDAC结构 | 第89-93页 |
6.4 第二至第四级MDAC和Flash结构 | 第93-95页 |
6.4.1 第二至四级MDAC的结构 | 第93-94页 |
6.4.2 后端FlashA/D转换器的结构 | 第94-95页 |
6.5 一种适用于低压高增益带宽的多级密勒补偿OTA电路 | 第95-101页 |
6.5.1 低电源电压下OTA结构选取 | 第95页 |
6.5.2 指标的确立 | 第95-96页 |
6.5.3 基于多级嵌套密勒补偿OTA原理 | 第96-99页 |
6.5.4 多级运放的仿真结果 | 第99-101页 |
6.6 低失调电压三级预防大比较器 | 第101-103页 |
6.7 偏置及参考电平电路 | 第103-104页 |
6.8 一种体效应补偿高线性度自举开关 | 第104-108页 |
6.9 一种基于比较器伪随机抖动注入的数字后台校准算法 | 第108-115页 |
6.9.1 数字后台校准结构选择 | 第108页 |
6.9.2 基于比较器伪随机抖动的注入算法 | 第108-112页 |
6.9.3 伪随机码产生电路 | 第112-113页 |
6.9.4 伪随机码控制参考电平网络的实现 | 第113-114页 |
6.9.5 算法仿真条件及验证 | 第114-115页 |
6.10 仿真结果及版图布局 | 第115-118页 |
6.11 小结 | 第118-121页 |
第七章 总结与展望 | 第121-123页 |
7.1 研究结论 | 第121-122页 |
7.2 研究展望 | 第122-123页 |
参考文献 | 第123-131页 |
致谢 | 第131-133页 |
作者简介 | 第133-135页 |