首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

同构多处理器片上网络互连的设计

摘要第5-6页
ABSTRACT第6页
第一章 绪论第12-18页
    1.1 研究背景第12-15页
        1.1.1 片上网络第12-14页
        1.1.2 同构多处理器第14-15页
    1.2 研究现状第15-17页
    1.3 研究目标与主要内容第17页
    1.4 本文组织结构第17-18页
第二章 同构多处理器片上网络互连结构第18-22页
    2.1 硬件结构第18-19页
    2.2 分布式共享存储第19-20页
    2.3 互连的软硬件架构第20-22页
第三章 片上网络路由器设计第22-28页
    3.1 虫洞交换技术第23-24页
    3.2 虚通道技术第24-26页
    3.3 路由器内数据流第26页
    3.4 路由控制第26-28页
第四章 网络适配器设计第28-40页
    4.1 IP 核接口:VCI 插座标准第29-32页
        4.1.1 VCI 的模式第29-30页
        4.1.2 VCI 的信号第30-31页
        4.1.3 VCI 的时序第31-32页
    4.2 片上网络接口第32-34页
    4.3 适配器内部逻辑第34-40页
        4.3.1 发起设备的网络适配器第35-37页
        4.3.2 目标设备的网络适配器第37-40页
第五章 分布式共享存储第40-48页
    5.1 分布式共享存储系统结构第40-42页
    5.2 片上网络中的分布式共享存储第42-44页
    5.3 控制程序段的装入第44-45页
    5.4 进一步控制程序代码的装入第45-46页
    5.5 分布式共享存储中的Cache 一致性问题第46-48页
第六章 实验与性能第48-58页
    6.1 实验环境第48-51页
        6.1.1 Soclib IP 核仿真库第48-50页
        6.1.2 Nirgam 片上网络第50页
        6.1.3 Mutek 轻量级操作系统第50-51页
    6.2 分布式共享存储的划分策略第51-54页
        6.2.1 多线程测试程序的并行化第51-53页
        6.2.2 内存分块策略第53-54页
    6.3 实验结构第54页
    6.4 实验结果与分析第54-58页
第七章 总结与展望第58-60页
    7.1 总结第58页
    7.2 展望第58-60页
参考文献第60-64页
致谢第64-65页
攻读硕士学位期间已发表论文第65-67页

论文共67页,点击 下载论文
上一篇:客制化产品开发项目的风险管理
下一篇:基于无线网状网络自适应路由协议研究