摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第1章 绪论 | 第11-18页 |
1.1 课题研究背景及意义 | 第11-12页 |
1.2 国内外研究现状 | 第12-15页 |
1.2.1 国外研究现状 | 第12-14页 |
1.2.2 国内研究现状 | 第14-15页 |
1.3 论文主要研究内容及章节安排 | 第15-18页 |
1.3.1 论文主要研究内容 | 第15-16页 |
1.3.2 论文章节安排 | 第16-18页 |
第2章 GPS信号构成机理及其干扰技术研究 | 第18-29页 |
2.1 GPS系统概述 | 第18-19页 |
2.2 GPS信号的构成 | 第19-23页 |
2.2.1 导航电文 | 第20-22页 |
2.2.2 测距码 | 第22页 |
2.2.3 载波信号 | 第22-23页 |
2.3 GPS信号的调制机理 | 第23-25页 |
2.4 GPS信号的解调机理 | 第25页 |
2.5 GPS干扰技术研究 | 第25-28页 |
2.5.1 压制式干扰 | 第26-27页 |
2.5.2 欺骗式干扰 | 第27页 |
2.5.3 GPS信号干扰技术综述 | 第27-28页 |
2.6 本章小结 | 第28-29页 |
第3章 GPS干扰机整机方案设计及相关技术研究 | 第29-45页 |
3.1 收发分离的GPS瞄准式干扰机模型 | 第29页 |
3.2 整机干扰系统方案设计 | 第29-34页 |
3.2.1 导航电文解调部分 | 第30-31页 |
3.2.2 数字中频干扰信号产生部分 | 第31-32页 |
3.2.3 模拟干扰信号射频发射部分 | 第32-34页 |
3.3 整机干扰系统方案设计论证 | 第34页 |
3.4 数字中频干扰信号产生的相关技术研究 | 第34-44页 |
3.4.1 C/A码产生机理及实现结构 | 第35-37页 |
3.4.2 基于Matlab的C/A码仿真研究 | 第37-38页 |
3.4.3 导航电文数据修改实现方式 | 第38-40页 |
3.4.4 基于Matlab的干扰导航电文数据仿真研究 | 第40页 |
3.4.5 数字载波信号的BPSK调制原理及实现方式 | 第40-43页 |
3.4.6 基于DDS的数字载波NCO设计 | 第43-44页 |
3.5 本章小结 | 第44-45页 |
第4章 GPS干扰机硬件平台设计与实现 | 第45-60页 |
4.1 数字中频干扰信号FPGA硬件平台设计 | 第45-46页 |
4.2 锁相频率合成器设计方法 | 第46-47页 |
4.3 滤波电路及阻抗匹配设计方法 | 第47-48页 |
4.4 模拟干扰信号射频发射部分电路设计 | 第48-58页 |
4.4.1 数模转换电路设计 | 第48-49页 |
4.4.2 低通滤波及低噪声放大电路设计 | 第49-51页 |
4.4.3 本振信号源电路设计 | 第51-55页 |
4.4.4 混频电路设计 | 第55-56页 |
4.4.5 射频滤波及功率放大电路设计 | 第56-58页 |
4.5 GPS瞄准式干扰机硬件平台实现 | 第58-59页 |
4.6 本章小结 | 第59-60页 |
第5章 数字中频干扰信号FPGA实现及功能仿真 | 第60-70页 |
5.1 时钟管理模块 | 第60-61页 |
5.2 计数器分频模块 | 第61-62页 |
5.3 修改后的导航电文加载模块 | 第62-64页 |
5.4 C/A码产生模块 | 第64-65页 |
5.5 10.42MHz数字载波产生模块 | 第65-67页 |
5.6 扩频调制和BPSK调制模块 | 第67-68页 |
5.7 GPS数字中频干扰信号产生系统实现 | 第68-69页 |
5.8 本章小结 | 第69-70页 |
第6章 GPS干扰样机系统性能测试及分析 | 第70-75页 |
6.1 基于SignalTap Ⅱ的数字中频干扰信号系统测试与分析 | 第70-71页 |
6.2 模拟干扰信号射频发射部分各模块测试与分析 | 第71-73页 |
6.2.1 数模转换电路 | 第71页 |
6.2.2 低通滤波及低噪声放大电路 | 第71-72页 |
6.2.3 上变频电路 | 第72-73页 |
6.2.4 射频滤波及功率放大电路 | 第73页 |
6.3 GPS干扰样机性能测试及分析 | 第73-74页 |
6.4 本章小结 | 第74-75页 |
结论 | 第75-77页 |
参考文献 | 第77-81页 |
攻读硕士学位期间所发表的论文和取得的科研成果 | 第81-82页 |
致谢 | 第82-83页 |
附录A FPGA硬件电路平台原理图 | 第83-84页 |
附录B FPGA硬件电路平台原理图 | 第84页 |