中文摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第9-15页 |
1.1 课题研究的背景与意义 | 第9-10页 |
1.2 研究现状与发展趋势 | 第10-13页 |
1.2.1 LTE的诞生背景 | 第10-11页 |
1.2.2 国外发展现状 | 第11-12页 |
1.2.3 国内发展现状 | 第12-13页 |
1.2.4 发展趋势 | 第13页 |
1.3 主要研究工作及内容安排 | 第13-15页 |
第2章 LTE系统及其关键技术 | 第15-28页 |
2.1 LTE系统的帧结构 | 第15-17页 |
2.2 LTE系统物理层简介 | 第17-21页 |
2.2.1 资源块、资源栅格 | 第17-19页 |
2.2.2 资源映射 | 第19-21页 |
2.3 OFDM基本原理 | 第21-23页 |
2.4 快速傅立叶变换 | 第23-27页 |
2.4.1 FFT/IFFT的基2原理 | 第23-26页 |
2.4.2 FFT-OFDM系统流程 | 第26-27页 |
2.5 本章小结 | 第27-28页 |
第3章 LTE同步技术及FPGA设计方案 | 第28-47页 |
3.1 LTE物理层同步信道 | 第28-34页 |
3.1.1 主同步信号 | 第28-30页 |
3.1.2 辅同步信号 | 第30-33页 |
3.1.3 参考信号产生及插入的位置 | 第33-34页 |
3.2 LTE下行同步流程 | 第34-39页 |
3.2.1 主同步信号检测 | 第36-37页 |
3.2.2 辅同步信号检测 | 第37-39页 |
3.2.3 小区ID计算 | 第39页 |
3.3 FPGA概述 | 第39-42页 |
3.3.1 FPGA的基本原理 | 第40-41页 |
3.3.2 FPGA的基本结构 | 第41-42页 |
3.4 软硬件开发平台 | 第42-45页 |
3.4.1 Xilinx Virtex7系列FPGA | 第42-43页 |
3.4.2 ISE开发环境 | 第43-44页 |
3.4.3 硬件描述语言Verilog | 第44-45页 |
3.5 同步算法的FPGA设计方案 | 第45-46页 |
3.6 本章小结 | 第46-47页 |
第4章 LTE系统同步的FPGA功能实现 | 第47-62页 |
4.1 总体设计方案 | 第47-48页 |
4.2 PSS检测模块的设计与实现 | 第48-52页 |
4.2.1 实现原理 | 第48-50页 |
4.2.2 硬件结构 | 第50-51页 |
4.2.3 模块接 | 第51-52页 |
4.3 可变点基 2FFT模块的设计与实现 | 第52-58页 |
4.3.1 实现原理 | 第53-54页 |
4.3.2 硬件结构 | 第54-57页 |
4.3.3 模块接 | 第57-58页 |
4.4 SSS检测模块的设计与实现 | 第58-61页 |
4.4.1 实现原理 | 第58-59页 |
4.4.2 状态控制逻辑 | 第59页 |
4.4.3 模块接 | 第59-61页 |
4.5 本章小结 | 第61-62页 |
第5章 LTE同步模块功能仿真和性能测试 | 第62-72页 |
5.1 模块功能仿真与分析 | 第62-69页 |
5.1.1 PSS检测模块仿真 | 第62-65页 |
5.1.2 FFT转换模块仿真 | 第65-68页 |
5.1.3 SSS检测模块仿真 | 第68-69页 |
5.2 硬件实现结果和性能分析 | 第69-71页 |
5.3 本章小结 | 第71-72页 |
结论 | 第72-73页 |
参考文献 | 第73-79页 |
附录 | 第79-95页 |
致谢 | 第95页 |