低功耗复合逻辑门设计
| 引言 | 第1-8页 |
| 1 绪论 | 第8-12页 |
| ·复合逻辑电路的研究背景及意义 | 第8-9页 |
| ·复合逻辑电路设计理论与方法 | 第9-10页 |
| ·本文主要内容及结构安排 | 第10-12页 |
| 2 复合逻辑门单元电路的设计方法 | 第12-22页 |
| ·逻辑复合门的实现方式 | 第12-13页 |
| ·逻辑复合门的设计方法 | 第13-19页 |
| ·基于静态互补CMOS逻辑的设计 | 第14-15页 |
| ·基于PTL的设计方法 | 第15-17页 |
| ·基于DPL的设计方法 | 第17-18页 |
| ·基于反相器的设计方法 | 第18-19页 |
| ·基于传输门的设计方法 | 第19页 |
| ·复合逻辑电路的功耗分析 | 第19-21页 |
| ·动态功耗 | 第20页 |
| ·静态功耗 | 第20-21页 |
| ·本章小结 | 第21-22页 |
| 3 具有TB逻辑功能的复合逻辑门单元电路设计 | 第22-28页 |
| ·三输入AND/OR复合逻辑门电路设计 | 第22-25页 |
| ·三输入OR/AND复合逻辑门电路设计 | 第25-27页 |
| ·本章小结 | 第27-28页 |
| 4 具有RM逻辑功能的复合逻辑门单元电路设计 | 第28-45页 |
| ·三输入AND/XOR复合逻辑门电路设计 | 第28-38页 |
| ·三输入“与/异或”复合逻辑门电路仿真与结果分析 | 第33-38页 |
| ·三输入OR/XNOR复合逻辑门电路设计 | 第38-44页 |
| ·三输入“或/同或”复合逻辑门电路设计 | 第38-42页 |
| ·三输入“或/同或”复合逻辑门电路仿真与结果分析 | 第42-44页 |
| ·本章小结 | 第44-45页 |
| 5 复合逻辑门电路的性能测试 | 第45-53页 |
| ·复合逻辑门电路的测试环境 | 第45-46页 |
| ·PVT环境下的电路测试 | 第45-46页 |
| ·测试电路输入和负载设置 | 第46页 |
| ·复合逻辑门电路各参数的测试方法 | 第46-52页 |
| ·复合逻辑门电路的输入方式 | 第46-48页 |
| ·复合逻辑门电路的参数测试 | 第48-49页 |
| ·复合逻辑门电路的最高工作频率测试 | 第49-52页 |
| ·本章小结 | 第52-53页 |
| 6 总结与展望 | 第53-55页 |
| ·工作总结 | 第53页 |
| ·研究的局限性及工作展望 | 第53-55页 |
| 参考文献 | 第55-60页 |
| 在学研究成果 | 第60-61页 |
| 致谢 | 第61-62页 |
| 摘要 | 第62-63页 |
| Abstract | 第63页 |