内建抖动测试的65nm锁相环的设计与实现
| 目录 | 第1-10页 |
| 摘要 | 第10-11页 |
| Abstract | 第11-12页 |
| 第一章 绪论 | 第12-16页 |
| ·课题研究背景 | 第12-13页 |
| ·国内外相关研究 | 第13-14页 |
| ·本文研究的意义 | 第14页 |
| ·论文的主要工作和研究成果 | 第14-15页 |
| ·论文组织 | 第15-16页 |
| 第二章 电荷泵锁相环和时钟抖动测量技术 | 第16-30页 |
| ·电荷泵锁相环的基本工作原理 | 第16-17页 |
| ·电荷泵锁相环的稳定性和动态性能 | 第17-23页 |
| ·电荷泵锁相环的数学模型 | 第17-19页 |
| ·电荷泵锁相环的稳定性 | 第19-21页 |
| ·环路捕获与环路跟踪 | 第21-23页 |
| ·电荷泵锁相环的抖动特性 | 第23-26页 |
| ·抖动的概念 | 第23页 |
| ·抖动来源和抑制策略 | 第23-26页 |
| ·抖动测量技术 | 第26-29页 |
| ·片外抖动测量技术 | 第26页 |
| ·时钟抖动内建自测试的 TDC 法 | 第26-29页 |
| ·本章小结 | 第29-30页 |
| 第三章 1.4GHz 低抖动锁相环的设计 | 第30-49页 |
| ·低抖动锁相环的结构 | 第30-31页 |
| ·低抖动锁相环电路设计 | 第31-45页 |
| ·鉴频/鉴相器 | 第31-34页 |
| ·电荷泵 | 第34-37页 |
| ·压控振荡器 | 第37-44页 |
| ·锁定检测电路 | 第44-45页 |
| ·环路参数的选取与系统级验证 | 第45-48页 |
| ·环路参数的选取 | 第45-46页 |
| ·环路性能的系统级验证 | 第46-48页 |
| ·本章小结 | 第48-49页 |
| 第四章 可调分辨率的锁相环 BIJM 系统设计 | 第49-61页 |
| ·基于 VDL 的 BIJM 系统实现方案 | 第49-50页 |
| ·可调分辨率 BIJM 系统设计 | 第50-60页 |
| ·BIJM 系统结构及其工作原理 | 第50-52页 |
| ·延时单元的设计 | 第52-53页 |
| ·分辨率可调的实现与设计折中 | 第53-55页 |
| ·测量结果读出方法 | 第55页 |
| ·分频器设计 | 第55-60页 |
| ·本章小结 | 第60-61页 |
| 第五章 版图实现与仿真验证 | 第61-68页 |
| ·锁相环和 BIJM 系统版图实现 | 第61-65页 |
| ·布局 | 第61-62页 |
| ·电源和地线 | 第62-63页 |
| ·设计匹配 | 第63-64页 |
| ·保护环和屏蔽 | 第64页 |
| ·互连考虑 | 第64-65页 |
| ·版图仿真与功能验证 | 第65-67页 |
| ·本章小结 | 第67-68页 |
| 第六章 结束语 | 第68-70页 |
| ·本文工作总结 | 第68页 |
| ·未来工作展望 | 第68-70页 |
| 致谢 | 第70-71页 |
| 参考文献 | 第71-74页 |
| 作者在学期间取得的学术成果 | 第74页 |