摘要 | 第1-4页 |
Abstract | 第4-7页 |
第1章 绪论 | 第7-12页 |
·课题背景及意义 | 第7-9页 |
·基于PCI总线数据传输的广阔前景 | 第7-8页 |
·推动串行连接发展的因素 | 第8-9页 |
·在FPGA内部实现高速并串转换的优越性 | 第9页 |
·国内外研究现状分析 | 第9-10页 |
·课题来源及主要研究内容 | 第10-12页 |
第2章 高速数据传输板方案设计 | 第12-23页 |
·数据传输板的功能要求 | 第12页 |
·系统方案论证 | 第12-16页 |
·高速大容量数据传输系统设计的主要难点 | 第12-13页 |
·板间总线与设备间总线选择 | 第13-15页 |
·数据传输瓶颈的解决 | 第15-16页 |
·传输板方案设计 | 第16-18页 |
·主要元件选用 | 第18-22页 |
·FPGA芯片选择 | 第18页 |
·PMC接口芯片的选取 | 第18-19页 |
·SDRAM芯片选择 | 第19-20页 |
·电源芯片选择 | 第20-22页 |
·本章小结 | 第22-23页 |
第3章 基于Cadence Allegro的PCB设计 | 第23-40页 |
·Cadence Allegro与传统PCB设计方法的比较 | 第23-24页 |
·PCB设计所需要解决的问题及相应措施 | 第24-36页 |
·叠层设计 | 第24-30页 |
·电容的应用 | 第30-31页 |
·布线 | 第31-34页 |
·RocketIO_X电路设计 | 第34-36页 |
·基于SPECCTRAQuest的差分电路仿真 | 第36-39页 |
·本章小结 | 第39-40页 |
第4章 基于FPGA的PCI总线接口设计 | 第40-50页 |
·PCI接口核逻辑设计 | 第40-46页 |
·配置空间寄存器设置 | 第40-42页 |
·奇偶校验 | 第42页 |
·地址数据控制 | 第42-43页 |
·FIFO的设计 | 第43-44页 |
·接口状态机设计 | 第44-46页 |
·基于WinDriver的PCI设备的驱动程序设计 | 第46-48页 |
·WinDriver编写驱动程序的步骤 | 第46-48页 |
·用WinDriver开发的编程效率 | 第48页 |
·基于FPGA的PCI接口实现及验证 | 第48-50页 |
结论 | 第50-51页 |
参考文献 | 第51-53页 |
攻读学位期间发表的学术论文 | 第53-55页 |
致谢 | 第55页 |