基于FPGA的图像处理算法研究及硬件设计
摘要 | 第1-5页 |
Abstract | 第5-6页 |
目录 | 第6-8页 |
1 绪论 | 第8-13页 |
·图像处理算法的发展现状 | 第8-10页 |
·FPGA的发展现状 | 第10-11页 |
·基于FPGA的图像处理技术 | 第11-12页 |
·本文主要内容 | 第12-13页 |
2 FPGA的设计方法 | 第13-20页 |
·硬件描述语言 | 第13-14页 |
·硬件描述语言简介 | 第13页 |
·Verilog HDL语言简介 | 第13页 |
·VHDL语言简介 | 第13-14页 |
·FPGA的开发平台 | 第14-15页 |
·FPGA的设计方法 | 第15-20页 |
3 基于FPGA的可重配置图像处理硬件平台 | 第20-31页 |
·赛灵思Spartan-3E开发版 | 第20页 |
·通用可重复配置的硬件平台模块架构 | 第20-21页 |
·控制模块 | 第21-22页 |
·存储器模块 | 第22页 |
·通信适配模块 | 第22-25页 |
·异步数据传输的速率 | 第23页 |
·异步串行发送 | 第23-24页 |
·异步串行接收 | 第24-25页 |
·计算模块 | 第25-31页 |
·方形窗 | 第25-26页 |
·方形窗的FPGA实现 | 第26-27页 |
·行列计数器及FPGA硬件设计 | 第27-28页 |
·计算模块的结构 | 第28-30页 |
·计算模块的流水线设计 | 第30-31页 |
4 几种图像处理算法的FPGA实现 | 第31-55页 |
·排序滤波算法 | 第31-35页 |
·排序滤波的Matlab和C实现 | 第32页 |
·排序滤波的FPGA实现 | 第32-34页 |
·排序滤波电路的流水设计 | 第34-35页 |
·结果比较 | 第35页 |
·中值滤波算法及其改进 | 第35-41页 |
·中值滤波的Matlab和C实现 | 第36-37页 |
·中值滤波的FPGA实现 | 第37-39页 |
·中值滤波算法的改进 | 第39-41页 |
·中值滤波算法结果 | 第41页 |
·卷积运算 | 第41-51页 |
·卷积运算的Matlab和C实现 | 第42-43页 |
·卷积运算的FPGA实现 | 第43-45页 |
·分布式算法在卷积运算中的应用 | 第45-49页 |
·卷积运算的应用一--高斯滤波 | 第49-50页 |
·卷积运算的应用二--高通滤波 | 第50-51页 |
·形态学算子 | 第51-53页 |
·最大值滤波 | 第51-52页 |
·最小值滤波 | 第52页 |
·开运算与闭运算 | 第52-53页 |
·性能分析 | 第53-55页 |
5. FPGA图像处理算法的进一步改进 | 第55-60页 |
·大图片的处理技巧 | 第55-56页 |
·窗口的大小可配置化设计 | 第56-60页 |
·二维卷积的大小可配置窗口设计 | 第56-58页 |
·最大值,最小值滤波的可配置窗口 | 第58-60页 |
结论 | 第60-61页 |
参考文献 | 第61-63页 |
攻读硕士学位期间发表学术论文情况 | 第63-64页 |
致谢 | 第64-65页 |