首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--半导体集成电路(固体电路)论文--双极型论文

应用于PCI-Express的1.25GHz高性能锁相环的设计与实现

摘要第1-10页
ABSTRACT第10-11页
第一章 绪论第11-15页
   ·课题研究背景第11-12页
   ·国内外相关研究第12-13页
   ·课题主要工作和研究成果第13-14页
   ·本文的组织结构第14-15页
第二章 锁相环结构与相关理论第15-24页
   ·基本的锁相环第15-17页
   ·电荷泵型锁相环第17-18页
   ·电荷泵型锁相环原理和动态特性第18-23页
     ·电荷泵型锁相环原理第18-22页
     ·电荷泵型锁相环跟踪与捕获性能第22-23页
   ·本章小结第23-24页
第三章 电荷泵型锁相环设计的关键技术第24-34页
   ·电荷泵型锁相环的稳定性问题第24-26页
   ·电荷泵型锁相环的噪声分析第26-28页
   ·电荷泵型锁相环的非理想效应第28-33页
     ·PFD/CP的非理想性第28-32页
     ·VCO的非理想性第32页
     ·锁相环的抖动第32-33页
   ·本章小结第33-34页
第四章 1.25GHz锁相环的具体设计与实现第34-60页
   ·PCIE_PLL的结构第34-36页
   ·PCIE_PLL鉴相器第36-39页
     ·PCIE_PLL鉴相器时序第36-37页
     ·PCIE_PLL鉴相器电路结构与工作原理第37-38页
     ·PCIE_PLL鉴相器的模拟第38-39页
   ·PCIE_PLL电荷泵第39-45页
     ·电荷泵的整体结构第40页
     ·电荷泵电流源的设计第40-43页
     ·电荷泵的过冲及消除第43-45页
   ·PCIE_PLL压控振荡器第45-50页
     ·压控振荡器分类第45-46页
     ·PCIE_PLL振荡器结构第46-47页
     ·振荡器设计实现第47-50页
   ·PCIE_PLL环路滤波器第50-54页
     ·滤波器的分类第50-51页
     ·PCIE_PLL滤波器设计第51-54页
   ·PCIE_PLL数字分频器第54-55页
   ·PCIE_PLL锁定检测与50%占空比调节电路第55-57页
     ·PCIE_PLL锁定检测电路第55-56页
     ·PCIE_PLL50%占空比调节电路第56-57页
   ·PCIE_PLL全环路逻辑模拟及相关分析第57-59页
   ·本章小结第59-60页
第五章 锁相环版图设计及模拟结果分析第60-69页
   ·高速数模混合电路的版图设计第60-63页
     ·数模混合电路版图设计第60-62页
     ·高速锁相环的版图设计考虑第62-63页
   ·PCIE_PLL版图第63页
   ·PCIE_PLL版图后模拟第63-66页
   ·PCIE_PLL芯片测试方案第66-68页
   ·本章小结第68-69页
第六章 结束语第69-71页
   ·本文工作总结第69页
   ·未来工作展望第69-71页
致谢第71-72页
参考文献第72-75页
作者在学期间取得的学术成果第75页

论文共75页,点击 下载论文
上一篇:混凝土输送泵液压系统的数字电液比例控制
下一篇:溶胶—凝胶法在多孔钛表面合成羟基磷灰石/二氧化钛生物复合薄膜