基于SOC的HDB3编译码和帧同步电路
| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 第1章 绪论 | 第8-10页 |
| 第2章 基于VHDL语言的HDB3编译码模块 | 第10-21页 |
| ·SOC和VHDL语言 | 第10-12页 |
| ·HDB3码的编码规则 | 第12-13页 |
| ·编码器设计 | 第13-17页 |
| ·编码设计思想 | 第13-14页 |
| ·编码部分VHDL程序设计及仿真波形 | 第14-17页 |
| ·译码器设计 | 第17-19页 |
| ·译码设计思想 | 第17-18页 |
| ·译码部分VHDL程序设计及仿真波形 | 第18-19页 |
| ·小结 | 第19-21页 |
| 第3章 以多层次设计法实现帧同步模块 | 第21-40页 |
| ·同步原理 | 第21-24页 |
| ·帧同步性能的估算 | 第24-30页 |
| ·标志字的设计 | 第24-26页 |
| ·帧同步系统的性能 | 第26-29页 |
| ·帧同步的保护 | 第29-30页 |
| ·帧同步电路的EDA实现 | 第30-38页 |
| ·帧同步电路的框图 | 第30-31页 |
| ·帧同步电路的VHDL描述 | 第31-36页 |
| ·逻辑仿真 | 第36-38页 |
| ·小结 | 第38-40页 |
| 第4章 展望 | 第40-42页 |
| 致谢 | 第42-43页 |
| 参考文献 | 第43-46页 |
| 附录1: 攻读硕士学位期间发表的文章 | 第46-47页 |
| 附录2: HDB3编、译码器的VHDL程序 | 第47-51页 |
| 附录3: 帧同步电路中主要部分的VHDL程序 | 第51-56页 |