海量数据采集系统的研究
| 摘要 | 第1-6页 |
| Abstract | 第6-11页 |
| 第一章 绪论 | 第11-17页 |
| ·课题的背景及意义 | 第11-12页 |
| ·管道漏磁在线内检测装置国内外发展状况 | 第12-13页 |
| ·多路数据采集技术 | 第13-14页 |
| ·数据存储设备现状 | 第14-15页 |
| ·论文的主要工作和章节安排 | 第15-17页 |
| 第二章 海量数据采集系统方案设计 | 第17-22页 |
| ·管道漏磁在线内检测装置的基本结构 | 第17-18页 |
| ·海量数据采集系统的设计要求 | 第18-19页 |
| ·海量数据采集系统硬件结构 | 第19-21页 |
| ·本章小结 | 第21-22页 |
| 第三章 海量数据采集系统硬件电路设计 | 第22-31页 |
| ·电源电路 | 第22页 |
| ·时钟电路 | 第22-23页 |
| ·FPGA芯片的配置电路 | 第23-25页 |
| ·海量数据采集系统的AD采集电路 | 第25-28页 |
| ·AD的选择 | 第25-26页 |
| ·AD7490功能与接口 | 第26-28页 |
| ·FPGA芯片电路 | 第28页 |
| ·IDE接口电路设计 | 第28-30页 |
| ·本章小结 | 第30-31页 |
| 第四章 系统软件设计 | 第31-61页 |
| ·FPGA的EDA设计 | 第31-37页 |
| ·嵌入式系统的特点和设计要求 | 第31页 |
| ·FPGA的结构和功能 | 第31-34页 |
| ·Quartus Ⅱ开发平台 | 第34页 |
| ·FPGA设计流程 | 第34-37页 |
| ·硬件描述语言 | 第37页 |
| ·海量数据采集系统的软件工作流程 | 第37-38页 |
| ·创建PLL子模块 | 第38-39页 |
| ·数据采集软件设计 | 第39-43页 |
| ·AD片选模块 | 第39页 |
| ·SPI通信模块 | 第39-41页 |
| ·数据采集控制模块设计 | 第41-43页 |
| ·数据缓存软件设计 | 第43-46页 |
| ·FIFO功能及配置 | 第43-44页 |
| ·乒乓操作技术 | 第44-45页 |
| ·FIFO的编程及实现 | 第45-46页 |
| ·硬盘控制器的设计 | 第46-60页 |
| ·ATA/ATAPI-6协议 | 第47页 |
| ·接口信号的定义与描述 | 第47-50页 |
| ·接口寄存器的定义与描述 | 第50-53页 |
| ·寻址方式 | 第53-54页 |
| ·传输模式 | 第54-56页 |
| ·IDE指令 | 第56页 |
| ·寄存器读写模块设计 | 第56-58页 |
| ·PIO控制模块设计 | 第58-60页 |
| ·编译硬件系统 | 第60页 |
| ·本章小结 | 第60-61页 |
| 第五章 仿真与调试 | 第61-72页 |
| ·程序错误和警告 | 第61-62页 |
| ·功能模块的仿真 | 第62-63页 |
| ·Signal Tap Ⅱ逻辑分析仪调试 | 第63页 |
| ·NIOSⅡ与硬件实现的对比 | 第63-67页 |
| ·NiosⅡ软核处理器 | 第63-64页 |
| ·IDE软件开发环境 | 第64-65页 |
| ·Nios Ⅱ和硬件语言的差异 | 第65-67页 |
| ·硬件调试 | 第67-71页 |
| ·FPGA芯片测试 | 第67-68页 |
| ·AD测试 | 第68页 |
| ·FIFO测试 | 第68-69页 |
| ·IDE接口硬盘测试 | 第69页 |
| ·整体功能验证 | 第69-71页 |
| ·软件调试 | 第71页 |
| ·本章小结 | 第71-72页 |
| 第六章 结论 | 第72-73页 |
| 参考文献 | 第73-75页 |
| 附录A 海量数据采集系统硬件电路原理图 | 第75-77页 |
| 在学研究成果 | 第77-78页 |
| 致谢 | 第78页 |