基于SOPC的固态硬盘控制器的系统设计
| 中文摘要 | 第4-5页 |
| Abstract | 第5页 |
| 第1章 绪论 | 第9-14页 |
| 1.1 课题研究背景及意义 | 第9-10页 |
| 1.2 国内外研究现状与分析 | 第10-12页 |
| 1.3 课题主要研究内容及章节安排 | 第12-14页 |
| 第2章 系统基础技术及总体架构设计 | 第14-23页 |
| 2.1 半导体存储技术概述 | 第14-18页 |
| 2.1.1 NANDFlash技术 | 第14-17页 |
| 2.1.2 其它新型半导体存储技术 | 第17-18页 |
| 2.2 异构SOPC技术概述 | 第18-19页 |
| 2.2.1 FPGA技术的发展与优势 | 第18页 |
| 2.2.2 在FPGA中嵌入多核处理器 | 第18-19页 |
| 2.3 系统架构设计 | 第19-22页 |
| 2.3.1 系统需求分析与方案对比 | 第19-21页 |
| 2.3.2 系统总体架构设计概述 | 第21-22页 |
| 2.4 本章小结 | 第22-23页 |
| 第3章 系统硬件设计与逻辑设计 | 第23-34页 |
| 3.1 固态硬盘硬件设计 | 第23-32页 |
| 3.1.1 数据接口设计 | 第24页 |
| 3.1.2 控制器中多核的分配与互联 | 第24-26页 |
| 3.1.3 DMA控制器与RAID功能 | 第26-28页 |
| 3.1.4 NANDFlash阵列与接口单元设计 | 第28-30页 |
| 3.1.5 闪存页内数据组织格式 | 第30-31页 |
| 3.1.6 数据可靠性设计 | 第31-32页 |
| 3.2 扩展板硬件设计 | 第32-33页 |
| 3.2.1 基于ZynqSoC的主控制器设计 | 第32页 |
| 3.2.2 扩展接口的设计 | 第32页 |
| 3.2.3 基于AXI总线的DMA与数据接口设计 | 第32-33页 |
| 3.3 本章小结 | 第33-34页 |
| 第4章 固态硬盘控制器软件设计 | 第34-49页 |
| 4.1 通信协议的设计与实现 | 第35-36页 |
| 4.1.1 报文协议设计 | 第35-36页 |
| 4.1.2 报文协议的解析 | 第36页 |
| 4.2 坏块管理与磨损均衡算法实现 | 第36-41页 |
| 4.2.1 坏块表与地址虚拟化 | 第36-38页 |
| 4.2.2 实现磨损均衡的地址分配器 | 第38-39页 |
| 4.2.3 坏块替换算法实现 | 第39-41页 |
| 4.3 读写流水线的设计与实现 | 第41-46页 |
| 4.3.1 NANDFlash性能优化原理 | 第41-43页 |
| 4.3.2 写流水线设计 | 第43-45页 |
| 4.3.3 读流水线设计 | 第45-46页 |
| 4.4 其它单元模块 | 第46-48页 |
| 4.4.1 时戳管理模块 | 第47页 |
| 4.4.2 系统配置与状态 | 第47-48页 |
| 4.4.3 消息单元 | 第48页 |
| 4.5 本章小结 | 第48-49页 |
| 第5章 系统测试与评估 | 第49-58页 |
| 5.1 系统调试及功能测试 | 第49-51页 |
| 5.1.1 系统调试功能 | 第49-50页 |
| 5.1.2 功能与正确性测试 | 第50-51页 |
| 5.2 性能分析与测试 | 第51-57页 |
| 5.2.1 性能分析 | 第51-54页 |
| 5.2.2 性能测试 | 第54-57页 |
| 5.3 本章小结 | 第57-58页 |
| 结论 | 第58-59页 |
| 参考文献 | 第59-65页 |
| 致谢 | 第65-66页 |
| 攻读硕士学位期间发表的学术论文 | 第66页 |