首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--调制技术与调制器、解调技术与解调器论文--调制技术与调制器论文

用于多位DAC的sigma-delta调制器的设计与研究

摘要第5-6页
ABSTRACT第6-7页
符号对照表第11-12页
缩略语对照表第12-16页
第一章 绪论第16-20页
    1.1 论文研究背景第16页
    1.2 sigma-delta DAC和DEM技术的发展现状第16-18页
        1.2.1 DAC的研究背景及发展现状第16-17页
        1.2.2 DEM技术的研究现状第17页
        1.2.3 sigma-delta调制器的研究现状第17-18页
    1.3 论文的主要内容第18页
    1.4 论文的结构第18-20页
第二章 DAC相关理论介绍第20-36页
    2.1 DAC的转换原理第20-21页
    2.2 DAC的分类及电路结构第21-28页
        2.2.1 电压按比例压缩型DAC第21-23页
        2.2.2 电荷按比例压缩型DAC第23-24页
        2.2.3 电流按比例压缩型DAC第24-28页
    2.3 DAC的性能参数第28-32页
        2.3.1 DAC静态参数第28-31页
        2.3.2 DAC动态参数第31-32页
    2.4 sigma-delta DAC第32-35页
        2.4.1 耐奎斯特定律第32-33页
        2.4.2 过采样技术第33-34页
        2.4.3 噪声整形技术第34-35页
    2.5 本章小结第35-36页
第三章 sigma-delta调制器原理第36-42页
    3.1 量化噪声第36-37页
    3.2 一阶调制器第37-38页
    3.3 二阶调制器第38-40页
    3.4 高阶调制器第40-41页
        3.4.1 调制原理第40页
        3.4.2 调制器的拓扑结构第40-41页
    3.5 多位量化器第41页
    3.6 本章小结第41-42页
第四章 用于多位DAC的BNF-DWA的设计与实现第42-54页
    4.1 DEM技术介绍第42-44页
        4.1.1 DAC失配分析及非线性误差第42页
        4.1.2 多位DAC的非线性分析第42-43页
        4.1.3 DEM技术第43-44页
    4.2 DWA技术第44-46页
        4.2.1 随机化反馈单元选择第44页
        4.2.2 数据加权平均(Data Weighted Averaging, DWA)第44-46页
    4.3 BNF-DWA的设计与实现第46-51页
        4.3.1 BNF-DWA建模第46-48页
        4.3.2 BNF-DWA的HDL实现第48-49页
        4.3.3 BNF-DWA模块时序综合第49-51页
    4.4 本章小结第51-54页
第五章 用于多位DAC的sigma-delta调制器的设计和实现第54-60页
    5.1 工具包介绍第54页
    5.2 sigma-delta调制器的参数选择第54页
    5.3 四阶sigma-delta调制器设计第54-58页
        5.3.1 四阶sigma-delta调制器系统传输函数第54-55页
        5.3.2 四阶sigma-delta调制器的拓扑结构设计第55-56页
        5.3.3 四阶sigma-delta调制器的建模及仿真第56-58页
    5.4 sigma-delta调制器的HDL实现第58页
        5.4.1 代码实现及仿真第58页
    5.5 sigma-delta调制器模块时序综合第58-59页
    5.6 本章小结第59-60页
第六章 结论和展望第60-62页
    6.1 研究结论第60-61页
    6.2 研究展望第61-62页
附录A第62-64页
附录B第64-66页
附录C第66-68页
致谢第68-70页
参考文献第70-74页
作者简介第74-75页

论文共75页,点击 下载论文
上一篇:ECM型阻变存储器的建模与仿真
下一篇:SOI基横向PiN二极管载流子分布研究