摘要 | 第3-4页 |
Abstract | 第4-5页 |
第1章 绪论 | 第9-14页 |
1.1 引言 | 第9页 |
1.2 生物识别技术概述 | 第9-10页 |
1.3 指纹识别技术的国内外研究现状 | 第10-12页 |
1.3.1 国外研究现状 | 第10-11页 |
1.3.2 国内研究现状 | 第11-12页 |
1.4 课题的研究目的和意义 | 第12-13页 |
1.5 课题的主要研究内容 | 第13-14页 |
第2章 指纹识别系统的硬件平台设计 | 第14-34页 |
2.1 硬件平台总体方案 | 第14-15页 |
2.2 TMS320C6748DSP最小硬件系统设计 | 第15-21页 |
2.2.1 DSP的选型 | 第15-16页 |
2.2.2 DSP电源设计 | 第16-18页 |
2.2.3 复位(RESET)电路设计 | 第18页 |
2.2.4 时钟和锁相环电路设计 | 第18-20页 |
2.2.5 JTAG仿真接口电路设计 | 第20-21页 |
2.3 DDR2 SDRAM内存模块设计 | 第21-24页 |
2.4 NOR FLASH存储器模块设计 | 第24-26页 |
2.4.1 NOR FLASH电路设计 | 第24-26页 |
2.4.2 NOR FLASH驱动设计 | 第26页 |
2.5 指纹采集模块设计 | 第26-30页 |
2.5.1 指纹传感器电路设计 | 第26-28页 |
2.5.2 指纹传感器驱动设计 | 第28-30页 |
2.6 人机交互模块设计 | 第30-33页 |
2.6.1 人机交互模块的组成 | 第30页 |
2.6.2 LCD显示模块的电路设计 | 第30-32页 |
2.6.3 触摸屏模块的电路设计 | 第32-33页 |
2.7 本章小结 | 第33-34页 |
第3章 高速电路设计 | 第34-52页 |
3.1 高速电路设计的基本概念 | 第34-36页 |
3.1.1 电子系统设计所面临的挑战 | 第34页 |
3.1.2 高速电路的定义和高速信号的确定 | 第34页 |
3.1.3 高速电路的设计流程 | 第34-35页 |
3.1.4 阻抗匹配 | 第35页 |
3.1.5 传输线效应 | 第35-36页 |
3.2 设计前的分析准备 | 第36-39页 |
3.2.1 PCB层叠结构设计 | 第37页 |
3.2.2 走线物理性质约束控制 | 第37页 |
3.2.3 接口线路约束 | 第37-39页 |
3.3 仿真前设置及预布局 | 第39-44页 |
3.3.1 IBIS模型转换为DML模型 | 第39-41页 |
3.3.2 预布局 | 第41页 |
3.3.3 PCB的设置 | 第41-44页 |
3.4 DDR2前仿真分析 | 第44-48页 |
3.4.1 数据总线的仿真分析 | 第44-48页 |
3.5 DDR2约束驱动布线 | 第48-49页 |
3.6 DDR2后仿真分析 | 第49-51页 |
3.7 本章小结 | 第51-52页 |
第4章 指纹识别的算法研究 | 第52-63页 |
4.1 指纹图像的预处理 | 第52-59页 |
4.1.1 指纹图像的平滑 | 第53页 |
4.1.2 指纹图像的分割 | 第53-55页 |
4.1.3 指纹图像的增强 | 第55-56页 |
4.1.4 指纹图像的二值化 | 第56-57页 |
4.1.5 指纹图像的细化 | 第57-59页 |
4.2 图像特征点的提取 | 第59-60页 |
4.3 指纹图像特征点的匹配 | 第60-61页 |
4.4 本章小结 | 第61-63页 |
第5章 指纹识别系统的测试 | 第63-68页 |
5.1 电路板的硬件检测 | 第63-66页 |
5.1.1 最小系统的测试 | 第63-64页 |
5.1.2 外部存储器模块的测试 | 第64-65页 |
5.1.3 人机交互模块的测试 | 第65页 |
5.1.4 指纹采集模块的测试 | 第65-66页 |
5.2 指纹识别算法在硬件平台上的测试 | 第66-67页 |
5.3 本章小结 | 第67-68页 |
结论 | 第68-69页 |
参考文献 | 第69-74页 |
致谢 | 第74页 |