摘要 | 第1-5页 |
Abstract | 第5-10页 |
1 绪论 | 第10-16页 |
·选题背景及研究意义 | 第10-11页 |
·PEM-FTS 数据处理技术的国内外研究现状 | 第11-14页 |
·FTS 的国内外研究现状 | 第11-13页 |
·干涉信号处理技术的国内外研究现状 | 第13-14页 |
·本论文的主要工作及课题来源 | 第14-16页 |
2 弹光调制干涉信号的高速数据处理系统设计方案 | 第16-26页 |
·弹光调制器工作原理 | 第16-17页 |
·弹光调制干涉信号的高速数据处理系统设计方案 | 第17-21页 |
·基于 FPGA+PCIe+Matlab 的高速数据处理系统 | 第18-20页 |
·基于 FPGA+DSP+LCD 高速数据处理系统的方案设计 | 第20-21页 |
·重要芯片选型 | 第21-25页 |
·ADC 芯片选型 | 第21-22页 |
·存储芯片选型 | 第22-23页 |
·DSP 芯片选型 | 第23-24页 |
·FPGA 芯片选型 | 第24-25页 |
·本章小结 | 第25-26页 |
3 系统原理图设计和 PCB 设计 | 第26-42页 |
·采样电路设计 | 第26-28页 |
·ADS4245 输入输出端电路 | 第26-27页 |
·时钟输入端电路 | 第27页 |
·采样电路电源设计 | 第27-28页 |
·时钟模块电路设计 | 第28-29页 |
·时钟分配器外围电路 | 第28-29页 |
·时钟模块电源设计 | 第29页 |
·DDR3 SDRAM 外围电路设计 | 第29-31页 |
·DDR3 SDRAM 电源设计 | 第30-31页 |
·DSP 外围电路设计 | 第31-33页 |
·EMIF 模块电路设计 | 第31-32页 |
·DSP 电源模块电路设计 | 第32-33页 |
·FPGA 外围电路设计 | 第33-34页 |
·FPGA 硬核 MCB 外围电路设计 | 第33页 |
·FPGA 配置电路设计 | 第33-34页 |
·高速 PCB 设计 | 第34-40页 |
·PCB 整体设计 | 第34-36页 |
·采样电路 PCB 设计 | 第36页 |
·时钟模块 PCB 设计 | 第36-37页 |
·DDR3 SDRAM 模块 PCB 设计 | 第37-39页 |
·高速 PCB 设计的注意事项 | 第39-40页 |
·本章小结 | 第40-42页 |
4 FPGA 软硬件设计及调试 | 第42-58页 |
·基于 SOPC 的采集系统设计方案 | 第42-44页 |
·SOPC 系统设计简介 | 第42页 |
·基于 MicroBlaze 处理系统设计 | 第42-44页 |
·采集模块 | 第44-47页 |
·时钟分配器外设 IP 核设计 | 第44-45页 |
·ADC 外设 IP 核设计 | 第45-46页 |
·软件设计及调试 | 第46-47页 |
·存储模块 | 第47-50页 |
·流处理单元 | 第47-48页 |
·DMA 控制器模块 | 第48页 |
·SDRAM DDR3 控制器模块 | 第48-49页 |
·存储模块软件设计及调试 | 第49-50页 |
·EMIF 接口模块 | 第50页 |
·显示模块 | 第50-56页 |
·TFT-LCD 外设 IP 核设计 | 第50-51页 |
·显示模块软件设计 | 第51-52页 |
·LCD 波形显示算法及调试 | 第52-56页 |
·本章小结 | 第56-58页 |
5 系统测试与分析 | 第58-64页 |
·PEM-FTS 测试平台 | 第58-59页 |
·高速数据处理系统测试与分析 | 第59-62页 |
·系统采集存储测试 | 第60页 |
·FPGA 与 DSP 通信测试 | 第60-61页 |
·LCD 显示测试 | 第61-62页 |
·本章小结 | 第62-64页 |
6 总结与展望 | 第64-66页 |
参考文献 | 第66-70页 |
攻读硕士期间发表的论文 | 第70-71页 |
致谢 | 第71-72页 |