基于Nios Ⅱ的水声数据采集与传输技术研究
摘要 | 第1-6页 |
ABSTRACT | 第6-11页 |
第1章 绪论 | 第11-15页 |
·本文研究背景及意义 | 第11页 |
·SOPC 研究历史及现状 | 第11-12页 |
·水声数据采集与传输系统简介 | 第12-13页 |
·主要技术指标 | 第12-13页 |
·系统简介 | 第13页 |
·本文主要研究内容 | 第13-15页 |
第2章 系统硬件电路实现 | 第15-30页 |
·系统构架及芯片选型 | 第15-18页 |
·系统构架 | 第15页 |
·芯片选型及原则 | 第15-18页 |
·信号调理模块设计 | 第18-20页 |
·模数转换模块的电路实现 | 第20-21页 |
·电源功能模块 | 第20-21页 |
·模数转换电路 | 第21页 |
·FPGA 核心板的电路实现 | 第21-27页 |
·电源功能模块 | 第22页 |
·JTAG 功能模块 | 第22-23页 |
·EPCS 数据存储模块 | 第23页 |
·SDRAM 缓冲模块 | 第23-24页 |
·FPGA 主模块 | 第24-27页 |
·网络功能模块的电路实现 | 第27-28页 |
·本章小结 | 第28-30页 |
第3章 系统应用程序设计与实现 | 第30-56页 |
·系统设计流程 | 第30页 |
·软件程序开发平台简介 | 第30-33页 |
·Quartus II | 第30-32页 |
·Nios II IDE | 第32页 |
·Modelsim-Altera | 第32页 |
·LabView | 第32-33页 |
·模数转换 IP 核设计及实现 | 第33-40页 |
·模数转换简介 | 第33-34页 |
·IP 核简介 | 第34页 |
·模块转换模块 IP 核设计及实现 | 第34-40页 |
·NIOS II 软核的硬件参数定制 | 第40-49页 |
·Avalon 总线概述 | 第40-41页 |
·Nios II 软核系统结构 | 第41-42页 |
·Nios II 处理器的嵌入 | 第42页 |
·构建系统功能模块 | 第42-47页 |
·构建 PLL 功能模块 | 第47-49页 |
·管脚分配及工程配制 | 第49页 |
·NIOS II 软核系统工程软件程序设计及实现 | 第49-53页 |
·Nios II 软核系统工程的建立 | 第49-50页 |
·SDRAM 缓冲模块控制的实现 | 第50页 |
·TCP/IP 协议及连接的实现 | 第50-52页 |
·模数转换功能模块控制主程序的实现 | 第52-53页 |
·系统主体程序的实现 | 第53页 |
·数据采集控制软件设计及实现 | 第53-55页 |
·TCP/IP 客户端及波形显示 | 第53-54页 |
·数据存储 | 第54页 |
·控制界面 | 第54-55页 |
·本章小结 | 第55-56页 |
第4章 系统调试与性能测试 | 第56-63页 |
·系统软件功能模块调试 | 第56-59页 |
·SDRAM 缓冲功能调试 | 第56页 |
·模数转换功能模块的调试 | 第56-58页 |
·网络功能模块调试 | 第58-59页 |
·采集与传输系统性能测试 | 第59-62页 |
·系统稳定性与功耗测试 | 第59页 |
·水声信号采集测试 | 第59-62页 |
·本章小结 | 第62-63页 |
结论 | 第63-64页 |
参考文献 | 第64-68页 |
致谢 | 第68-69页 |
附录 | 第69-71页 |