高速数字图像采集系统数据采集传输技术的研究
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第1章 绪论 | 第9-16页 |
·引言 | 第9-10页 |
·高速数字图像采集系统的应用 | 第10-11页 |
·国内外研究现状及发展趋势 | 第11-14页 |
·图像传输系统国内外研究现状 | 第11-12页 |
·USB接口发展现状 | 第12-13页 |
·FPGA发展趋势 | 第13-14页 |
·课题研究内容 | 第14-16页 |
第2章 高速数字图像采集系统总体设计 | 第16-22页 |
·系统主处理器件的选定 | 第16-18页 |
·系统总体设计方案 | 第18-21页 |
·设计思路 | 第18页 |
·系统架构 | 第18-19页 |
·系统总体结构 | 第19-21页 |
·本章小结 | 第21-22页 |
第3章 图像采集传输系统硬件设计 | 第22-47页 |
·差分时钟模块 | 第22-24页 |
·芯片选择 | 第22-23页 |
·电路设计 | 第23-24页 |
·数据转换模块 | 第24-28页 |
·芯片选择 | 第24-25页 |
·电路设计 | 第25-28页 |
·LVDS接口技术 | 第28-35页 |
·LVDS简介 | 第28-31页 |
·LVDS与其它接口的电路设计 | 第31-32页 |
·LVDS与FPGA的接口设计 | 第32-33页 |
·LVDS布线原则 | 第33-35页 |
·帧存储技术 | 第35-38页 |
·存储器的选用 | 第35-36页 |
·乒乓操作 | 第36-37页 |
·帧存储硬件电路设计 | 第37-38页 |
·USB接口电路设计 | 第38-45页 |
·接口方案选择 | 第38-40页 |
·USB控制芯片选择 | 第40-44页 |
·USB接口电路设计 | 第44-45页 |
·电平转换 | 第45页 |
·图像传感器的控制模块 | 第45-46页 |
·本章小结 | 第46-47页 |
第4章 控制部分逻辑电路设计 | 第47-59页 |
·引言 | 第47-49页 |
·设计方式选择 | 第47页 |
·FPGA/CPLD设计流程 | 第47-49页 |
·图像传感器时序驱动的实现 | 第49-53页 |
·可编程逻辑器件的选择 | 第49-50页 |
·图像传感器的时序 | 第50-53页 |
·控制时序的实现 | 第53页 |
·帧存储控制器的设计 | 第53-57页 |
·SDRAM的基本命令 | 第54-55页 |
·SDRAM的初始化 | 第55页 |
·SDRAM控制器的设计 | 第55-57页 |
·数据的并串转换 | 第57-58页 |
·本章小结 | 第58-59页 |
第5章 仿真与实验结果及性能分析 | 第59-66页 |
·程序仿真结果 | 第59-61页 |
·硬件调试结果 | 第61-64页 |
·系统性能分析 | 第64页 |
·实验结论 | 第64-65页 |
·本章小结 | 第65-66页 |
结论 | 第66-67页 |
参考文献 | 第67-71页 |
附录 | 第71-73页 |
致谢 | 第73页 |