| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 1 绪论 | 第8-15页 |
| ·研究背景和意义 | 第8-9页 |
| ·图像压缩基础 | 第9-13页 |
| ·MQ 编码器实现的难点及意义 | 第13-14页 |
| ·论文的安排 | 第14-15页 |
| 2 MQ 编码算法 | 第15-27页 |
| ·引言 | 第15页 |
| ·MQ 算术编码的基本原理 | 第15-20页 |
| ·MQ 算术编码的实现过程 | 第20-27页 |
| 3 IP 核设计介绍 | 第27-38页 |
| ·图像压缩算法的硬件实现方法 | 第27-28页 |
| ·IP 核的基本概念 | 第28-31页 |
| ·知识产权(IP)核的开发流程 | 第31-35页 |
| ·知识产权(IP)核开发常用的软硬件环境 | 第35-36页 |
| ·RTL 设计规则 | 第36-38页 |
| 4 MQ 编码器的IP 核设计 | 第38-61页 |
| ·MQ 编码器的VLSI 实现 | 第38-48页 |
| ·FPGA 验证 | 第48-61页 |
| 5 结论与展望 | 第61-62页 |
| 致谢 | 第62-63页 |
| 参考文献 | 第63-67页 |
| 附录 攻读硕 士学位期间发表的学术论文 | 第67页 |