摘要 | 第1-4页 |
Abstract | 第4-8页 |
1 绪论 | 第8-11页 |
·课题背景 | 第8-9页 |
·研究内容及成果 | 第9-10页 |
·论文章节安排 | 第10-11页 |
2 基本理论 | 第11-15页 |
·矢量量化 | 第11-12页 |
·自适应压缩比图像块动态划分算法 | 第12-13页 |
·通用图像采集与处理系统的体系结构 | 第13-15页 |
3 PDVQ芯片测试 | 第15-33页 |
·PDVQ图像压缩芯片的工作原理 | 第15-16页 |
·芯片的封装与功能 | 第16-19页 |
·芯片测试平台 | 第19-20页 |
·逻辑功能测试 | 第20-27页 |
·接口时序实测 | 第20-22页 |
·图像块方向性判断正确性测试-基于方向性分类码书的算法功能测试 | 第22-27页 |
·码字匹配正确性判断-等和值块扩展最近邻搜索算法的功能测试 | 第27页 |
·芯片工作频率 | 第27-29页 |
·功耗分析 | 第29-30页 |
·整幅静止灰度图像压缩测试 | 第30-32页 |
·测试总述 | 第32-33页 |
4 基于PDVQ的图像压缩系统 | 第33-60页 |
·系统概述 | 第33-34页 |
·图像采集 | 第34-43页 |
·CMOS图像传感器 | 第34-37页 |
·模拟视频信号的数字化 | 第37-40页 |
·BT656媒体流同步信号的提取 | 第40-42页 |
·图像采集电路设计结构 | 第42-43页 |
·图像显示部分 | 第43-50页 |
·TFT-LCD数字图像显示 | 第43-46页 |
·VGA | 第46-47页 |
·图像显示控制单元设计 | 第47-50页 |
·PDVQ的接口逻辑设计 | 第50-54页 |
·PDVQ像素数据的加载顺序 | 第50-51页 |
·图像块数据的提取策略 | 第51-53页 |
·PDVQ数据控制电路的设计 | 第53-54页 |
·PDVQ解码逻辑设计 | 第54-58页 |
·PDVQ码书结构 | 第54-55页 |
·PDVQ的解码策略 | 第55-57页 |
·解码电路的硬件结构 | 第57-58页 |
·系统主控FPGA,存储设备,UART | 第58-60页 |
·FPGA | 第58页 |
·SRAM | 第58-59页 |
·UART | 第59-60页 |
5 系统硬件电路设计与调试 | 第60-70页 |
·硬件系统设计 | 第60-63页 |
·硬件的焊接与调试 | 第63页 |
·系统综合调试 | 第63-70页 |
·图像数据采集调试 | 第64页 |
·图像显示调试 | 第64-66页 |
·PDVQ数据控制电路调试 | 第66-67页 |
·PDVQ解码电路调试 | 第67-68页 |
·PDVQ图像压缩系统的实际运行效果 | 第68-70页 |
6 总结与展望 | 第70-72页 |
致谢 | 第72-73页 |
参考文献 | 第73-74页 |