基于UVM的AXI4总线协议接口IP验证的研究与实现
摘要 | 第3-4页 |
Abstract | 第4-5页 |
第一章 绪论 | 第8-14页 |
1.1 研究背景与意义 | 第8-9页 |
1.2 国内外研究现状及发展趋势 | 第9-12页 |
1.3 研究内容 | 第12-13页 |
1.4 论文组织结构 | 第13-14页 |
第二章 UVM验证方法学 | 第14-25页 |
2.1 验证技术概述 | 第14-15页 |
2.2 System Verilog语言 | 第15-17页 |
2.3 UVM验证方法学 | 第17-24页 |
2.4 本章小结 | 第24-25页 |
第三章 AXI4总线协议IP | 第25-36页 |
3.1 AXI4总线协议 | 第25-29页 |
3.2 DUT:AXI4总线协议IP | 第29-35页 |
3.3 本章小结 | 第35-36页 |
第四章 UVM验证平台的设计与验证 | 第36-61页 |
4.1 验证目标 | 第36-37页 |
4.2 验证平台系统框架 | 第37-38页 |
4.3 平台通信 | 第38-41页 |
4.4 UVC的设计与实现 | 第41-52页 |
4.5 验证实施 | 第52-60页 |
4.6 本章小结 | 第60-61页 |
第五章 验证平台可重用性分析 | 第61-68页 |
5.1 验证目标 | 第61-63页 |
5.2 验证平台系统框架 | 第63-64页 |
5.3 可重用性分析 | 第64-65页 |
5.4 平台通信 | 第65-67页 |
5.5 本章小结 | 第67-68页 |
第六章 总结与展望 | 第68-70页 |
6.1 工作总结 | 第68-69页 |
6.2 工作展望 | 第69-70页 |
参考文献 | 第70-73页 |
硕士期间发表的学术论文 | 第73-74页 |
致谢 | 第74页 |