PCI多通道采集与数字下变频模块设计
摘要 | 第1-6页 |
ABSTRACT | 第6-9页 |
第一章 引言 | 第9-14页 |
·论文研究背景及意义 | 第9-11页 |
·中频处理研究现状 | 第11-12页 |
·论文的研究内容及章节安排 | 第12-14页 |
第二章 模块整体方案设计 | 第14-20页 |
·数字中频采集与处理系统一般结构 | 第14-15页 |
·并行多通道数字下变频模块模型 | 第15-16页 |
·模块总体方案确定 | 第16-20页 |
·模块主要技术指标 | 第16-17页 |
·模块总体设计方案确定 | 第17-20页 |
第三章 多通道采集与数字下变频模块硬件实现 | 第20-38页 |
·整体功能模块结构 | 第20-21页 |
·信号采样设计 | 第21-27页 |
·通道设计 | 第21-22页 |
·模数转换电路设计 | 第22-25页 |
·采样时钟设计 | 第25-27页 |
·数字下变频模块设计 | 第27-30页 |
·数字下变频芯片 GC4016 结构及特点 | 第27-29页 |
·GC4016 工作原理及应用 | 第29-30页 |
·GC4016 的工作模式 | 第30页 |
·控制电路设计 | 第30-34页 |
·控制电路结构 | 第30-31页 |
·控制电路模块设计 | 第31-33页 |
·FPGA 配置方式选择 | 第33-34页 |
·数据缓存及接口电路设计 | 第34-37页 |
·数据缓存电路设计 | 第34-36页 |
·接口电路设计 | 第36-37页 |
·电源管理电路 | 第37-38页 |
第四章 FPGA 主控逻辑设计 | 第38-55页 |
·主控逻辑的整体设计 | 第38-39页 |
·主控逻辑模块实现 | 第39-55页 |
·地址译码模块 | 第39-41页 |
·时钟控制及触发选择模块 | 第41-42页 |
·数据缓存电路控制逻辑 | 第42-46页 |
·数字下变频控制模块 | 第46-50页 |
·数据组合处理模块 | 第50-55页 |
第五章 模块测试结果及分析 | 第55-64页 |
·模块电源电压调试 | 第55-56页 |
·采样时钟的测试 | 第56-57页 |
·高速高精度采样测试 | 第57-60页 |
·数字下变频功能测试 | 第60-64页 |
·抽样率测试 | 第60-61页 |
·两种通道配置模式功能测试 | 第61-64页 |
第六章 结束语 | 第64-65页 |
致谢 | 第65-66页 |
参考文献 | 第66-67页 |
附录 | 第67-72页 |
攻硕期间取得的研究成果 | 第72-73页 |