高速视频处理系统的信号完整性分析
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·视频处理技术的研究背景 | 第7页 |
| ·信号完整性的研究背景 | 第7-9页 |
| ·课题研究的现实意义 | 第9页 |
| ·本文的主要研究工作 | 第9-11页 |
| 第二章 高速视频处理系统结构 | 第11-17页 |
| ·高速视频处理系统简介 | 第11页 |
| ·系统的硬件结构 | 第11-14页 |
| ·存储模块 | 第11-13页 |
| ·视频输入模块 | 第13页 |
| ·网络传输模块 | 第13-14页 |
| ·电源模块 | 第14页 |
| ·JTAG接口 | 第14页 |
| ·系统涉及的信号完整性问题 | 第14-17页 |
| 第三章 传输线特性阻抗及叠层设计 | 第17-25页 |
| ·传输线原理 | 第17-19页 |
| ·单位长度电容 | 第17-18页 |
| ·单位长度电感 | 第18-19页 |
| ·传输线特性参数研究 | 第19-20页 |
| ·传输线电容电感的影响 | 第19页 |
| ·传输线特性参数 | 第19-20页 |
| ·阻抗控制及叠层设计 | 第20-23页 |
| ·小结 | 第23-25页 |
| 第四章 端接及拓扑结构 | 第25-37页 |
| ·反射的基础理论 | 第25-26页 |
| ·单负载传输线端接 | 第26-29页 |
| ·并行端接 | 第26-28页 |
| ·串行端接 | 第28-29页 |
| ·多负载的端接 | 第29-30页 |
| ·EMIF与SDRAM连线的端接 | 第30-36页 |
| ·输入输出阻抗 | 第30-32页 |
| ·数据线的端接 | 第32-35页 |
| ·地址线和控制线的连接 | 第35页 |
| ·时钟线的连接 | 第35-36页 |
| ·本章小结 | 第36-37页 |
| 第五章 间距和耦合长度 | 第37-45页 |
| ·串扰的基础理论 | 第37-38页 |
| ·减小高速PCB板上的串扰噪声的措施 | 第38-39页 |
| ·本系统串扰的综合分析与仿真 | 第39-43页 |
| ·本章小结 | 第43-45页 |
| 第六章 电源噪声分析 | 第45-53页 |
| ·电源完整性的基础理论 | 第45-49页 |
| ·电源完整性的影响因素 | 第45-47页 |
| ·同步开关噪声分析 | 第47-49页 |
| ·本系统电源噪声分析 | 第49-52页 |
| ·降低同步切换和地弹 | 第49页 |
| ·降低非理想的电源分配系统阻抗 | 第49-51页 |
| ·抑制谐振及边缘效应 | 第51-52页 |
| ·小结 | 第52-53页 |
| 第七章 其它关键技术 | 第53-57页 |
| ·时序分析 | 第53-54页 |
| ·过孔 | 第54-55页 |
| ·电源分割 | 第55-56页 |
| ·电磁兼容(EMI) | 第56-57页 |
| 第八章 总结展望 | 第57-59页 |
| 致谢 | 第59-61页 |
| 参考文献 | 第61-63页 |
| 研究成果 | 第63-64页 |