摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
1 绪论 | 第8-14页 |
·网络模型和路由器/交换机 | 第8-10页 |
·大容量交换机的产生及研究进展 | 第10-11页 |
·大容量交换机国内外研究现状与发展趋势 | 第11页 |
·大容量交换机的关键技术 | 第11-13页 |
·本课题的研究目的、意义和主要内容 | 第13-14页 |
2 大容量交换机体系结构设计 | 第14-30页 |
·前言 | 第14页 |
·基于光电混合的交换机体系结构 | 第14-16页 |
·基于 Clos 交换网络的交换背板 | 第16-17页 |
·大容量交换机的逻辑组成 | 第17-19页 |
·交换背板结构设计 | 第19-24页 |
·缓存和调度策略 | 第24-28页 |
·小结 | 第28-30页 |
3 大容量交换机线卡硬件实现 | 第30-42页 |
·前言 | 第30页 |
·线卡总体设计 | 第30-32页 |
·线卡组件功能及电路设计 | 第32-41页 |
·小结 | 第41-42页 |
4 线卡数据帧处理设计 | 第42-55页 |
·前言 | 第42页 |
·线卡FPGA 设计 | 第42-54页 |
·小结 | 第54-55页 |
5 线卡调试与分析 | 第55-62页 |
·前言 | 第55页 |
·物理层芯片PM3386 的调试 | 第55-57页 |
·线卡接口的调试 | 第57-60页 |
·小结 | 第60-62页 |
6 全文总结 | 第62-64页 |
致谢 | 第64-65页 |
参考文献 | 第65-69页 |
附录 1 攻读学位期间发表论文目录 | 第69-70页 |
附录 2 本论文专业名词缩写 | 第70-72页 |
附录 3 部分模块 Verilog HDL 源代码 | 第72-78页 |
附录 4 线卡实物图 | 第78页 |