适合于H.264的视频解码器的模块设计
| 第一章 绪论 | 第1-14页 |
| ·视频编解码技术的研究背景 | 第7页 |
| ·视频编码技术的发展概况 | 第7-11页 |
| ·视频压缩编码概述 | 第7-8页 |
| ·常用视频编码标准 | 第8-11页 |
| ·课题的现实意义 | 第11-12页 |
| ·本文的主要内容及安排 | 第12-14页 |
| 第二章 H.264 视频压缩标准 | 第14-26页 |
| ·视频压缩编解码原理 | 第14-15页 |
| ·H.264 标准的产生 | 第15-16页 |
| ·H.264视频压缩标准简介 | 第16-19页 |
| ·H.264视频编解码器结构 | 第19-21页 |
| ·H.264关键模块介绍 | 第21-26页 |
| ·帧内预测技术 | 第21页 |
| ·去块滤波器 | 第21-22页 |
| ·帧间预测编码 | 第22-23页 |
| ·整数变换 | 第23-24页 |
| ·变长编码 | 第24-26页 |
| 第三章 可编程逻辑器件简介 | 第26-36页 |
| ·PLD的发展概况 | 第26-27页 |
| ·Altera可编程逻辑器件简介 | 第27-33页 |
| ·FLEX 10K 系列逻辑器件的特点 | 第27-28页 |
| ·FLEX 10K 系列逻辑器件的功能描述 | 第28-33页 |
| ·可编程逻辑器件的设计 | 第33-36页 |
| 第四章 反整数变换与反量化算法研究及其硬件实现 | 第36-50页 |
| ·离散余弦变换 | 第36-38页 |
| ·H.264 整数变换方案 | 第38-42页 |
| ·量化过程 | 第42-45页 |
| ·反整数变换算法的硬件实现 | 第45-46页 |
| ·模拟结果分析 | 第46-47页 |
| ·反量化的硬件实现结构 | 第47-50页 |
| 第五章 变长解码模块的设计 | 第50-57页 |
| ·变长编码原理及其特点 | 第50页 |
| ·编解码过程 | 第50-53页 |
| ·VLD 的硬件实现 | 第53-57页 |
| 第六章 结束语 | 第57-58页 |
| 参考文献 | 第58-61页 |
| 发表论文和科研情况说明 | 第61-62页 |
| 致谢 | 第62页 |