首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

基于0.18μm CMOS工艺的8位超高速采样保持电路设计

摘要第1-6页
Abstract第6-9页
第一章 绪论第9-13页
   ·ADC 的研究动态和发展趋势第9-10页
   ·论文研究背景及意义第10-11页
   ·论文的主要内容第11-13页
第二章 模数(A/D)转换器概述第13-31页
   ·A/D 转换器基本原理第13-14页
   ·A/D 转换器的主要性能指标第14-19页
     ·理想A/D 转换特性第14-16页
     ·静态性能参数第16-17页
     ·动态性能参数第17-19页
   ·A/D 转换器的基本设计准则第19页
   ·高速A/D 转换器的介绍第19-31页
     ·全并行结构ADC第19-21页
     ·两步式结构ADC第21-22页
     ·折叠插值结构ADC第22-24页
     ·流水线结构ADC第24-31页
第三章 采样保持电路的研究第31-47页
   ·采样定理第31-33页
   ·采样保持电路的结构第33-35页
     ·基本结构第33-34页
     ·开环结构第34页
     ·闭环结构第34-35页
   ·采样开关第35-42页
     ·MOSFETs 开关第35-36页
     ·MOSFETs 开关非理想因素第36-41页
     ·差动采样开关第41-42页
   ·运算放大器的设计理论第42-47页
     ·运算放大器的性能参数第42-43页
     ·几种运放结构的比较第43-47页
第四章 采样保持电路的设计及仿真第47-63页
   ·两种常用结构的采样保持电路第47-49页
     ·电荷传输型采样保持电路第47-48页
     ·电容翻转型采样保持电路第48-49页
   ·基于米勒电容的采样保持电路设计第49-54页
     ·基于米勒电容的采样保持电路原理第49-51页
     ·基于米勒电容的采样保持电路设计及仿真第51-54页
   ·高速采样保持电路的设计第54-58页
     ·采样开关的设计第54-55页
     ·缓冲器的设计第55-56页
     ·采样保持电路的仿真及结果分析第56-58页
   ·超高速采样保持电路的设计第58-63页
     ·采样开关的设计第58-59页
     ·输出级的设计第59-60页
     ·采样保持电路的仿真及结果分析第60-63页
第五章版图设计第63-69页
   ·版图设计流程第63页
   ·版图设计准则第63-66页
     ·匹配设计第64-65页
     ·抗干扰设计第65页
     ·可靠性设计第65-66页
   ·版图设计的实现第66-69页
第六章 结束语第69-71页
致谢第71-73页
参考文献第73-75页
作者攻读硕士期间的研究成果和参加的科研项目第75-76页

论文共76页,点击 下载论文
上一篇:基于0.18μmCMOS工艺的8位超高速两步式A/D转换器设计
下一篇:基于多孔硅衬底的碳化硅APCVD生长研究