| 摘要 | 第1-6页 |
| Abstract | 第6-9页 |
| 第一章 绪论 | 第9-15页 |
| ·A/D 转换器概述 | 第9-10页 |
| ·课题的研究背景及应用前景 | 第10-12页 |
| ·国内外的产品及研究发展现状 | 第12-14页 |
| ·市场上量产的产品方面 | 第12-13页 |
| ·论文研究方面 | 第13-14页 |
| ·论文的组织 | 第14-15页 |
| 第二章 超高速模数转换器性能指标与结构 | 第15-29页 |
| ·概述 | 第15-16页 |
| ·数据转换器的性能指标 | 第16-21页 |
| ·量化噪声与信噪比 | 第16-17页 |
| ·A/D 转换器的静态参数(Static Parameters, SP) | 第17-18页 |
| ·频域动态参数(Frequency-Domain Dynamic Parameters,FDDP) | 第18-20页 |
| ·时域动态参数(Time-Domain Dynamic Parameters,TDDP) | 第20-21页 |
| ·超高速数模转换器的结构及技术 | 第21-28页 |
| ·全并行结构(Full Flash) | 第21-22页 |
| ·传统的两步式结构(traditional two step) | 第22页 |
| ·两步子区间结构(two step subranging) | 第22-23页 |
| ·插值技术(Interpolation) | 第23-24页 |
| ·折叠结构(Folding) | 第24-26页 |
| ·时间交织(Time-Interleaved) | 第26-28页 |
| ·超高速数模转换器设计的瓶颈及解决办法 | 第28页 |
| ·本章小节 | 第28-29页 |
| 第三章 基于0.18um 工艺的8 位超高速 A/D 转换器设计 | 第29-59页 |
| ·概述 | 第29-31页 |
| ·系统模拟模块的设计 | 第31-58页 |
| ·采样保持的设计 | 第31-37页 |
| ·比较器的设计 | 第37-49页 |
| ·电阻网络插值和失调平均 | 第49-52页 |
| ·第一级MSB 模块设计 | 第52-56页 |
| ·第二级LSB 模块设计 | 第56-58页 |
| ·本章小节 | 第58-59页 |
| 第四章 数字电路部分设计 | 第59-69页 |
| ·时钟产生电路 | 第59-61页 |
| ·编码与校正设计 | 第61-67页 |
| ·数字校正原理 | 第61-62页 |
| ·编码和校正电路设计 | 第62-63页 |
| ·独热码到二进制码的转换 | 第63-65页 |
| ·加1 和减1 电路设计 | 第65-66页 |
| ·多路选择器结构 | 第66-67页 |
| ·本章小节 | 第67-69页 |
| 第五章 电路系统的仿真与版图设计 | 第69-77页 |
| ·电路系统的仿真 | 第69-71页 |
| ·ADC 电路的版图设计 | 第71-75页 |
| ·Cadence PDK 简介 | 第71-72页 |
| ·混合信号版图设计的一些考虑 | 第72-73页 |
| ·ADC 版图布局和设计 | 第73-75页 |
| ·本章小节 | 第75-77页 |
| 第六章 结束语 | 第77-79页 |
| 致谢 | 第79-81页 |
| 参考文献 | 第81-84页 |
| 研究成果 | 第84-85页 |