| 摘要 | 第1-4页 |
| ABSTRACT | 第4-5页 |
| 目录 | 第5-8页 |
| 第一章 引言 | 第8-13页 |
| §1.1 国外相关领域的发展概况 | 第9-10页 |
| §1.2 国内相关领域的发展状况 | 第10-12页 |
| §1.3 本论文的研究意义和组织结构 | 第12-13页 |
| 第二章 面阵CMOS图像传感器简介 | 第13-29页 |
| §2.1 CMOS图像传感器的发展 | 第13-16页 |
| §2.2 APS与PPS结构与性能比较 | 第16-18页 |
| §2.3 CMOS图像传感器的工作原理 | 第18-19页 |
| §2.4 CMOS图像传感器的工作流程 | 第19-21页 |
| §2.5 CMOS图像传感器与CCD的比较 | 第21-24页 |
| §2.6 CMOS图像传感器的性能指标 | 第24-29页 |
| 第三章 CMOS图像传感器LUPA4000 | 第29-41页 |
| §3.1 LUPA4000的主要特点 | 第29-33页 |
| §3.2 LUPA4000的具体结构 | 第33-34页 |
| §3.2.1 芯片结构 | 第33-34页 |
| §3.2.2 基于6T的像素单元结构 | 第34页 |
| §3.3 LUPA4000的工作原理 | 第34-41页 |
| §3.3.1 LUPA4000的工作模式 | 第34-35页 |
| §3.3.2 LUPA4000的积分时序 | 第35-36页 |
| §3.3.3 LUPA4000的读出时序 | 第36-38页 |
| §3.3.4 AD转换器的时序 | 第38-39页 |
| §3.3.5 SPI的时序 | 第39-41页 |
| 第四章 LUPA4000的时序设计 | 第41-53页 |
| §4.1 CPLD的发展与原理结构 | 第41-43页 |
| §4.2 有限状态机 | 第43-45页 |
| §4.3 LUPA4000驱动时序的状态机设计 | 第45-47页 |
| §4.4 LUPA4000时序设计以及仿真 | 第47-53页 |
| §4.4.1 Quartus II相关简介 | 第47-48页 |
| §4.4.2 LUPA4000时序设计思想以及仿真 | 第48-53页 |
| 第五章 LUPA4000的硬件电路设计 | 第53-67页 |
| §5.1 总体方案 | 第53-55页 |
| §5.2 前端成像部分 | 第55-58页 |
| §5.3 后端传输模块 | 第58-62页 |
| §5.4 电源供电模块 | 第62-67页 |
| §5.4.1 LDO相关介绍 | 第62-63页 |
| §5.4.2 LUPA4000供电模块 | 第63-67页 |
| 第六章 实验过程及结果 | 第67-78页 |
| §6.1 实验设备与电路板调试 | 第67-71页 |
| §6.2 实验结果分析 | 第71-76页 |
| §6.3 总结与展望 | 第76-78页 |
| 参考文献 | 第78-81页 |
| 发表文章目录 | 第81-82页 |
| 致谢 | 第82-83页 |
| 附录 | 第83-85页 |