摘要 | 第1-10页 |
ABSTRACT | 第10-12页 |
第1章 绪论 | 第12-15页 |
·背景介绍 | 第12-13页 |
·课题的实践意义 | 第13页 |
·本文的主要工作 | 第13-14页 |
·论文的组织结构 | 第14-15页 |
第2章 板级高速电路中的信号完整性基础 | 第15-26页 |
·高速数字系统 | 第15-16页 |
·PCB基本结构 | 第16-18页 |
·传输线 | 第18页 |
·PCB信号完整性问题的分类 | 第18-26页 |
·反射(Reflection Signals) | 第19-21页 |
·延时和时序错误Delay&Timing errors | 第21-22页 |
·同步切换与同步输出噪声(SSN/SSO) | 第22-23页 |
·串扰(Cross Talk) | 第23-25页 |
·电磁兼容干扰(EMI) | 第25-26页 |
第3章 基于信号完整性的高速PCB可靠性设计 | 第26-32页 |
·分区设计 | 第26-27页 |
·地线设计 | 第27-28页 |
·反射(Reflections)抑制设计 | 第28-29页 |
·串扰(Crosstalk)抑制设计 | 第29页 |
·同步切换噪声(SSN/SSO)抑制设计 | 第29-30页 |
·电磁兼容性干扰(EMI)抑制设计 | 第30-31页 |
·印制电路板的尺寸与器件的布置 | 第31-32页 |
第4章 信号完整性在原理图中的应用 | 第32-49页 |
·电子式电表系统硬件结构 | 第32-33页 |
·电表电路原理图设计 | 第33-49页 |
·原理图中的信号完整性设计 | 第33页 |
·电表电能采集芯片ADE7758原理图设计 | 第33-36页 |
·控制核心电路芯片STR912原理图设计 | 第36-39页 |
·电表电源原理图设计 | 第39-40页 |
·电表以太网原理图设计 | 第40-42页 |
·RS485原理图设计 | 第42-43页 |
·显示屏原理图设计 | 第43-44页 |
·红外线原理图设计 | 第44-45页 |
·USB电路设计 | 第45-46页 |
·铁电FRAM和实时时钟 | 第46-47页 |
·JTAG电路设计 | 第47-49页 |
第5章 信号完整性设计在PCB中的应用 | 第49-64页 |
·PCB层叠结构选择 | 第49-51页 |
·传输线 | 第51-55页 |
·电路板大小 | 第55页 |
·器件分布 | 第55-57页 |
·走线距离(3-W法则)与反射模拟 | 第57-59页 |
·电源分割 | 第59页 |
·返回地平面面分割 | 第59-62页 |
·布线后生成的PCB版 | 第62-64页 |
第6章 结论 | 第64-65页 |
参考文献 | 第65-68页 |
致谢 | 第68-69页 |
学位论文评阅及答辩情况表 | 第69页 |