首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

12位多路时域交织A/D转换器关键技术研究

摘要第5-6页
ABSTRACT第6-7页
符号对照表第12-14页
缩略语对照表第14-17页
第一章 绪论第17-21页
    1.1 研究背景及意义第17页
    1.2 高速时域交织ADC发展近况第17-18页
    1.3 论文主要工作与创新第18-20页
    1.4 论文结构安排第20-21页
第二章 单通道流水线ADC设计基础第21-37页
    2.1 流水线ADC性能指标第21-25页
        2.1.1 静态指标第21-23页
        2.1.2 动态指标第23-25页
    2.2 单通道流水线ADC工作原理第25-26页
    2.3 单通道流水线ADC中非理想效应第26-36页
        2.3.1 采样开关非理想效应第26-31页
        2.3.2 运算放大器引起的误差第31-34页
        2.3.3 时钟抖动第34-36页
        2.3.4 其他类型非理想效应第36页
    2.4 本章小结第36-37页
第三章 多通道交织ADC设计基础第37-53页
    3.1 多通道时域交织技术原理第37-38页
    3.2 时域交织ADC中存在的非理想效应第38-52页
        3.2.1 失调电压失配误差第38-41页
        3.2.2 增益误差失配第41-43页
        3.2.3 采样时间失配误差第43-45页
        3.2.4 通道间失配的校正第45-52页
    3.3 本章小结第52-53页
第四章 12位4GSPS时域交织ADC物理实现第53-91页
    4.1 交织ADC系统架构确定及参数计算第53-58页
        4.1.1 12 位4GSPS交织ADC系统结构选择第53-55页
        4.1.2 关键电路参数计算第55-58页
    4.2 关键电路模块实现第58-74页
        4.2.1 栅压自举开关实现与仿真第58-61页
        4.2.2 高速高精度比较器实现与仿真第61-64页
        4.2.3 S/H中运放实现与仿真第64-68页
        4.2.4 MDAC中运放实现与仿真第68-71页
        4.2.5 高速高精度输入Buffer电路实现与仿真第71-72页
        4.2.6 片内带隙基准第72-74页
    4.3 单通道流水线ADC电路实现及仿真第74-81页
        4.3.1 高速采样保持电路设计与仿真第74-77页
        4.3.2 第一级MDAC电路实现与仿真第77-80页
        4.3.3 单通道流水线ADC实现与仿真第80-81页
    4.4 整体时域交织ADC电路实现与仿真第81-85页
        4.4.1 模拟校正及延时单元仿真验证第81-82页
        4.4.2 交织后ADC仿真结果第82-85页
    4.5 版图设计与后仿第85-88页
        4.5.1 整体版图设计第85-86页
        4.5.2 后仿真结果第86-88页
        4.5.3 性能比较第88页
    4.6 本章小结第88-91页
第五章 总结与展望第91-93页
    5.1 论文工作总结第91页
    5.2 研究工作展望第91-93页
参考文献第93-97页
致谢第97-99页
作者简介第99-100页

论文共100页,点击 下载论文
上一篇:VCO-Sigma-Delta A/D转换器关键技术研究
下一篇:SiC磁性与缺陷的相关机理研究