采用单片机控制的计算机校时装置
摘要 | 第8-9页 |
ABSTRACT | 第9页 |
缩略词 | 第10-11页 |
第一章 绪论 | 第11-19页 |
1.1 课题的背景与意义 | 第11页 |
1.2 现状与不足 | 第11-12页 |
1.3 技术方案比较 | 第12-13页 |
1.4 我国授时系统的现状 | 第13-16页 |
1.5 本课题的研究内容 | 第16-19页 |
第二章 系统总体设计 | 第19-23页 |
2.1 系统需求及原理 | 第19-22页 |
2.1.1 必要性 | 第19-20页 |
2.1.2 校时系统工作原理 | 第20-21页 |
2.1.3 校时系统功能描述 | 第21-22页 |
2.2 系统总体结构 | 第22页 |
2.2.1 系统整体框图 | 第22页 |
2.2.2 系统各部分功能 | 第22页 |
2.3 本章小结 | 第22-23页 |
第三章 各子系统设计 | 第23-51页 |
3.1 接收解调电路模块设计 | 第23-26页 |
3.1.1 概述 | 第23页 |
3.1.2 解调电路详细说明 | 第23-26页 |
3.1.3 电路板封装说明 | 第26页 |
3.2 解码电路设计 | 第26-34页 |
3.2.1 概述 | 第26-27页 |
3.2.2 单片机系统功能 | 第27-34页 |
3.3 BPC低频时码解码软件设计 | 第34-46页 |
3.3.1 概述 | 第34-35页 |
3.3.2 BPC低频时码数据分析 | 第35-42页 |
3.3.3 功能设计与主要流程 | 第42-46页 |
3.4 使用说明 | 第46-51页 |
3.4.1 驱动程序安装方法 | 第46-49页 |
3.4.2 上位机软件使用方法 | 第49-51页 |
第四章 系统可靠性设计 | 第51-57页 |
4.1 单片机应用系统的可靠性特点 | 第52页 |
4.2 提高单片机应用系统可靠性的硬件措施 | 第52-54页 |
4.2.1 硬件元器件的选择 | 第53页 |
4.2.2 电路印刷版的可靠性设计 | 第53-54页 |
4.2.3 设计过程中可以采取的安全措施 | 第54页 |
4.3 提高可靠性的软件措施 | 第54-57页 |
第五章 单片机应用中的抗干扰技术 | 第57-63页 |
5.1 单片机应用中常见的干扰因素及其来源 | 第57-59页 |
5.1.1 单片机产品实际多发干扰现象 | 第57页 |
5.1.2 常见干扰信号的来源及进入渠道 | 第57-59页 |
5.2 干扰信号进入系统的耦合方式 | 第59页 |
5.3 单片机应用系统抗干扰原则 | 第59页 |
5.4 单片机应用系统中的抗干扰措施 | 第59-63页 |
5.4.1 信息传递过程中的抗干扰措施 | 第60页 |
5.4.2 单片机电源系统的抗干扰技术 | 第60页 |
5.4.3 单片机应用系统抗电磁干扰的技术措施 | 第60-61页 |
5.4.4 单片机应用系统的软件抗干扰措施 | 第61-63页 |
第六章 总结与展望 | 第63-65页 |
6.1 总结 | 第63页 |
6.2 展望 | 第63-64页 |
6.3 本章小结 | 第64-65页 |
附录A | 第65-66页 |
A.产品工作图片 | 第65-66页 |
参考文献 | 第66-69页 |
致谢 | 第69-70页 |
学位论文评阅及答辩情况表 | 第70页 |